利用FPGA簡化3GPP-LTE基帶開發(fā)
未來發(fā)展方向
快速、低延遲連接是LTE的關鍵要求,而且在超4G的時代將依然如此。隨著這些以數據為中心的無線系統(tǒng)的演進,許多采用傳統(tǒng)DSP和FPGA分區(qū)方法的公司將發(fā)現,在不同芯片間傳輸數據的開銷高得難以接受。對于希望在產品設計中尋求額外優(yōu)勢的設計人員來說,他們可以更輕松地使用基于FPGA的解決方案。擺脫了傳統(tǒng)系統(tǒng)設計方法束縛的工程師,將開發(fā)出嶄新的產品,遠離那些將繼續(xù)困擾競爭對手的性能問題和開發(fā)瓶頸。
LogiCOREs內部
賽靈思最近推出的LTE通道編碼器和解碼器LogiCOREs是專為3GPP rel8 E-UTRA eNB基帶處理設計的,符合3GPP TS 36.211 v8.2.0和TS 36.212 v8.2.0(2008-03)規(guī)范。它們將支持帶寬高達20 MHz、采用普通(短)CP、64-QAM調制技術和兩個MIMO代碼字的不同配置。這兩種產品都可以處理FDD和TDD幀結構,因此非常適合從TD-SCDMA標準演進而來的系統(tǒng)。
這種編碼器和解碼器都作為獨立的參數化IP塊提供,可以通過Coregen軟件工具輕松集成到客戶的設計中。為了簡化設計集成,賽靈思可以為它們提供全面的測試、模擬和C模型,幫助完成系統(tǒng)模擬。














評論