日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA與ADSP TS201的總線接口設(shè)計方案

          FPGA與ADSP TS201的總線接口設(shè)計方案

          作者: 時間:2009-12-13 來源:網(wǎng)絡(luò) 收藏

            2.3 32位數(shù)據(jù)總線,64位寄存器

            前面提到,突發(fā)流水協(xié)議與普通流水協(xié)議數(shù)據(jù)傳輸機(jī)制是一樣的,只是多了一個指示信號BRST,當(dāng)寫操作時,如果在前一時鐘沿采到地址、WRx、BRST信號有效,在下一時鐘沿就鎖存數(shù)據(jù)到寄存器低位,而如果在前一時鐘沿采到地址、WRL有效,而BRST信號無效,在下一時鐘沿就鎖存數(shù)據(jù)到寄存器高位。同樣,當(dāng)讀操作時,如果采到地址、RD、BRST信號有效,就將寄存器低位驅(qū)動到數(shù)據(jù)總線上,而如果采到地址、RD有效,BRST而信號無效,就將寄存器高位驅(qū)動到數(shù)據(jù)總線上,具體在哪個時鐘沿驅(qū)動,由流水深度決定。

            3 DSP設(shè)置

             通信時,DSP是否采用流水協(xié)議,數(shù)據(jù)總線位寬,以及流水深度都可以通過系統(tǒng)配置寄存器SYSCON進(jìn)行設(shè)置,SYSCON詳細(xì)設(shè)置見文獻(xiàn)[3],以32位數(shù)據(jù)總線訪問64位寄存器為例,一級流水,SYSCON設(shè)置為

          程序

            4 結(jié)束語

            文中實現(xiàn)了DSP通過外部訪問FPGA內(nèi)部寄存器,但是如果需要傳輸?shù)臄?shù)據(jù)量很大,或者DSP與FPGA的時鐘不同步,就不能用寄存器來實現(xiàn),需要借助于雙口RAM或者FIFO,讀者可以在本文的基礎(chǔ)上加以改進(jìn)。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: FPGA ADSP TS201 總線接口 設(shè)計

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉