日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 一種基于FPGA的可編程電壓源系統(tǒng)設計

          一種基于FPGA的可編程電壓源系統(tǒng)設計

          作者: 時間:2010-03-31 來源:網絡 收藏

            2.3 程序仿真

            在QuartusⅡ軟件中,用原理圖的方式把上面兩個程序例化成工程。圖2為例化后的結果。

            ROM中的數(shù)據(jù)采用.mif格式進行存儲。ROM中存儲的數(shù)據(jù)如圖3所示。

            對工程進行全編譯,用啟動仿真器對工程進行功能仿真。仿真結果如圖4所示。從仿真結果可以看出,din_DAC輸出的數(shù)據(jù)與ROM內寫入的數(shù)據(jù)完全一致。 clk_dac和cs_dac:也完全滿足數(shù)/模轉換器所需的控制信號。

          圖4 仿真波形輸出

            3 數(shù)/模轉換器和運算放大器的

            采用TI公司的TLC5615和OPA551分別作為數(shù)/模轉換器和運算放大器。TLC5615是10位電壓輸出型數(shù)/模轉換器,其轉換輸出如式(1)所示。

            從式(1)可看出,數(shù)/模轉換輸出由參考電壓VREFIN和輸入數(shù)據(jù)Code決定,輸出精度達到1/1 024,因此可以達到很高的調壓精度。

            兩款元器件均采用DIP封裝形式,可以即插即用,加上價格不高,特別適合用來實驗。數(shù)/模轉換器和運算放大器的硬件連接原理圖如圖5所示。OPA采用同相輸入,放大后的輸出電壓值為:

          V2=V1(1+R3/R2) (2)

            通過改變R3和R2的值,在輸入不變的條件下便可改變輸出電壓。



          評論


          相關推薦

          技術專區(qū)

          關閉