日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 軟件無(wú)線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇

          軟件無(wú)線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇

          作者: 時(shí)間:2010-08-11 來(lái)源:網(wǎng)絡(luò) 收藏

            器件選擇

            表3總結(jié)了上述結(jié)果。表中每類器件按1至5的標(biāo)度主觀地設(shè)定功率極限,1表示該類較差的選擇,而5則表示最佳選擇。

          軟件無(wú)線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇策略

            有了上述分析,也就不難得到采用器件設(shè)計(jì)的區(qū)分原則,這些原則歸納如下:1. 只需提供可以接受的可編程性和集成水平,通常即可為指定的功能提供最佳解決方案。2.

            可為高度并行或涉及線性處理的高速信號(hào)處理功能提供最佳的可編程解決方案。3. 可為涉及復(fù)雜分析或決策分析的功能提供最佳可編程解決方案。


          上一頁(yè) 1 2 3 4 下一頁(yè)

          關(guān)鍵詞: FPGA ASIC DSP 軟件無(wú)線電

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉