日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于CPLD/FPGA的半整數(shù)分頻器的設計實例

          基于CPLD/FPGA的半整數(shù)分頻器的設計實例

          作者: 時間:2011-05-27 來源:網(wǎng)絡 收藏

            4 設計

            現(xiàn)通過設計一個分頻系數(shù)為2.5的分頻器給出用設計的一般方法。該2.5分頻器由模3計數(shù)器、異或門和D觸發(fā)器組成。

          2

          圖3 2.5分頻器電路原理圖

            4.1 模3計數(shù)器

            該計數(shù)器可產生一個分頻系數(shù)為3的分頻器,并產生一個默認的邏輯符號COUNTER3。其輸入端口為RESET、EN和CLK;輸出端口為QA和QB。下面給出模3計數(shù)器VHDL描述代碼:

          程序

            任意模數(shù)的計數(shù)器與模3計數(shù)器的描述結構完全相同,所不同的僅僅是計數(shù)器的狀態(tài)數(shù)。上面的程序經(jīng)編譯、時序模擬后,在MAX+PLUSII可得到如圖2所示的仿真波形。

          分頻器相關文章:分頻器原理


          評論


          相關推薦

          技術專區(qū)

          關閉