日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > ADS設計藍牙低噪聲放大器LNA

          ADS設計藍牙低噪聲放大器LNA

          作者: 時間:2013-11-06 來源:網絡 收藏

           本篇論文提出一個操作在1.8V 供應電壓,應用于射頻(radio frequency)接收端的低雜訊(low-noise amplifier, ),適用于無線藍芽系統2.4GHz 頻段。 採用單端(single ended)、串疊(cascode)的結構,并且為了節(jié)省整體面積以及后級電路整合度的考量而使用on-chip 螺旋電感(spiral inductors)。本論文使用Advanced Design System()模擬軟體,配合高整合性的TSMC CMOS(互補式金氧電晶體)0.18μm 的Model 來模擬電路。論文中的前端低雜訊設計主要是符合藍芽系統應用需求,除了低功率消耗,低雜訊放大器的輸出入阻抗、功率增益、隔絕度、線性度也是設計的考量,利用調整 的電路來達成電路整體的最佳效能。其模擬結果功率消耗約為10mW、雜訊指數2.6dB、1dB 壓縮點-24dBm、功率增益16.4dB 及非常良好的輸出入阻抗。

          ADS設計藍牙低噪聲放大器LNA

          電子管相關文章:電子管原理




          評論


          相關推薦

          技術專區(qū)

          關閉