日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Altera進一步擴展Agilex? FPGA產(chǎn)品組合,全面提升開發(fā)體驗

          Altera進一步擴展Agilex? FPGA產(chǎn)品組合,全面提升開發(fā)體驗

          作者: 時間:2025-10-10 來源:EEPW 收藏

          新聞亮點:

          ●   作為全球最大專注于的解決方案提供商,? 正通過簡化 開發(fā)流程、拓展可編程解決方案的規(guī)模,滿足快速增長的開發(fā)者需求,推動業(yè)務增長。

          ●    ? 與 SoC FPGA 全線產(chǎn)品正式進入量產(chǎn)階段。

          ●   在 Quartus? Prime 25.3 版本中推出全新的 Visual Designer Studio 工具,為系統(tǒng)設計輸入與集成帶來全新易用體驗。

          ●    5 D 系列 FPGA 與 SoC 的邏輯單元密度提升至最高 2.5 倍,以滿足邊緣 AI、4K/8K 視頻處理及 5G/6G 無線通信等對更高容量與更大內(nèi)存帶寬的應用需求。此外,該系列產(chǎn)品還新增了后量子密碼學(PQC)安全啟動功能,進一步增強了安全性。

          在2025年Altera創(chuàng)新者大會上,Altera 推出全新FPGA軟硬件解決方案,以進一步拓展可編程邏輯在工業(yè)、視覺、通信及數(shù)據(jù)中心等領域的應用廣度與擴展能力。作為全球最大專注于FPGA的解決方案提供商,Altera 將憑借自身獨特的優(yōu)勢,為當今由AI驅(qū)動的世界提供更加安全、可擴展、面向未來的可編程解決方案,以滿足持續(xù)增長的市場需求。

          Altera 首席執(zhí)行官 Raghib Hussain 表示:“現(xiàn)階段,Altera 專注于 FPGA 解決方案的運營與發(fā)展,使我們能夠以更快的速度、更高的敏捷性推動創(chuàng)新,更緊密地與客戶互動,并快速響應市場變化。同時,通過持續(xù)投入渠道與生態(tài)合作伙伴建設,穩(wěn)步升級全棧 FPGA 產(chǎn)品與工具,我們也正讓 FPGA 技術變得更易獲取和使用。Altera 致力于通過高性能、低延遲、能效優(yōu)化的架構,加速客戶在邊緣 AI 和嵌入式應用中的工作負載處理,推動其更快實現(xiàn)差異化,并高效將下一代解決方案推向市場?!?/p>

          Altera FPGA 全線產(chǎn)品現(xiàn)已進入量產(chǎn)階段,其中包括集成 ARM 處理器子系統(tǒng)的 Agilex 5 和 Agilex 3 SoC FPGA。Altera 推出的功耗與成本優(yōu)化型 SoC FPGA,面向邊緣 AI 及傳統(tǒng)軟硬件協(xié)同處理等應用,憑借穩(wěn)定的低延遲、高度集成和卓越能效,加速 FPGA 在相關場景的部署落地。

          對于需要更高性能、更大容量和更高內(nèi)存帶寬的應用場景,如邊緣 AI 推理、4K/8K 視頻處理及 5G/6G 無線通信等,Altera 將其中端 Agilex 5 D 系列 FPGA 與 SoC 進行了升級。其邏輯單元密度最高提升至 2.5 倍,為這些高需求場景提供更強的算力支持。最高密度的 Agilex 5 D 系列 FPGA 單顆器件可集成多達 160 萬個邏輯單元,并配備更高比例的 DSP 模塊與邏輯密度,以及更大的內(nèi)存帶寬,以滿足高性能且空間受限的應用需求。同時,Altera 還將所有 Agilex 5 D 系列 FPGA 的 DDR5 接口速度提升至最高 5,600 MT/s,LPDDR5 接口速度提升至最高 5,500 MT/s,相比此前規(guī)格提升了 25%。內(nèi)存接口速度的提升將顯著提高數(shù)據(jù)吞吐量,并大幅提升各類終端應用的整體系統(tǒng)性能。此外,Agilex 5 D 系列產(chǎn)品中也引入后量子密碼學(PQC)安全啟動功能,結合業(yè)界領先的設計安全特性,為客戶提供增強的安全保障。目前,客戶可通過 Quartus Prime 軟件,使用部分 Agilex 5 D 系列器件進行設計。

          Altera Quartus Prime Pro 25.3:編譯速度與 Fmax 性能再創(chuàng)新高,持續(xù)引領 FPGA 設計工具發(fā)展

          作為今日宣布的重點消息之一,Altera 還發(fā)布了 Quartus Prime 軟件 25.3 版本。該版本通過提前提供最新的設計工具,縮短了 FPGA 設計時間并加速了產(chǎn)品上市,顯著增強開發(fā)人員體驗。

          在最新發(fā)布的 Quartus Prime 軟件 25.3 版本中,可搶先體驗Altera 第四代系統(tǒng)集成工具 ——Visual Designer Studio。其通過自動化設計流程中 IP 模塊的連接,加速了 IP 集成,并能夠根據(jù)用戶設計需求自動推薦 IP 路由,應用有效的 IP 連接以確保功能正常。Visual Designer Studio 具有用戶友好的拖放式塊視圖,允許用戶將 IP 塊和 RTL 代碼直接可視化地放置到設計中,并快速追蹤 FPGA 內(nèi)的數(shù)據(jù)路徑。與純 RTL 設計相比,Visual Designer Studio 可將 FPGA 設計的啟動時間從 5 天大幅縮短至 2 小時。

          相較于 25.1.1 版本,Quartus Prime 軟件 25.3 版本縮短了6%的編譯時間,使得自 Agilex 7 FPGA 投產(chǎn)以來 (23.1版本),總編譯時間累計縮短了 27%。同時,在保持高 Fmax 性能 (25.1.1版本) 的前提下,設計平均可減少 6% 的自適應邏輯模塊 (ALM) 使用量。得益于持續(xù)的編譯器和架構優(yōu)化,即使器件已投入生產(chǎn),Quartus 軟件也能夠助力設計人員將更多邏輯集成到 FPGA 中,并更輕松地實現(xiàn)性能目標。盡管具體結果可能因設計而異,但大多數(shù)用戶都有望體驗到更快的編譯速度、更低的資源占用以及更少的時序收斂迭代,從而加速復雜 FPGA 項目的上市進程。

          Altera Quartus Prime 軟件 25.3 版本現(xiàn)已開放下載,同時發(fā)布的還有 Altera FPGA AI Suite 25.3 最新版本,該套件旨在加速 AI 模型在 FPGA 中的集成。

          構建完善的 FPGA 生態(tài),加速產(chǎn)品上市

          Altera 構建了強大的合作伙伴生態(tài),在優(yōu)化 FPGA 開發(fā)體驗、簡化開發(fā)流程方面發(fā)揮著重要作用。目前,Altera 解決方案合作伙伴加速計劃(ASAP)已吸引超過 300 家注冊合作伙伴加入。通過該計劃,開發(fā)者可獲得經(jīng) Altera 認證的 IP、軟件、硬件及設計服務,有效降低設計復雜度,并將產(chǎn)品上市周期最多縮短50%。


          關鍵詞: Altera Agilex FPGA

          評論


          相關推薦

          技術專區(qū)

          關閉