日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > AD9854構成的信號發(fā)生電路圖

          AD9854構成的信號發(fā)生電路圖

          作者: 時間:2016-11-07 來源:網(wǎng)絡 收藏

          這里采用了 這款DDS 芯片, 它在300 MHz 時鐘驅(qū)動下, 按照乃奎斯特采樣定律可以產(chǎn)生最高150 MHz 的信號,為了得到信號較好的頻率則一般只得到最高100 MHz 的信號。若要得到高于100 MHz 的信號, 則可采用其高次諧波得到。基于電路如圖 所示:

          AD9854構成的信號發(fā)生電路圖



          評論


          相關推薦

          技術專區(qū)

          關閉