日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于Verilog HDL的DDS設(shè)計(jì)與仿真

          基于Verilog HDL的DDS設(shè)計(jì)與仿真

          作者: 時(shí)間:2009-07-08 來源:網(wǎng)絡(luò) 收藏

          若需要利用NIOSⅡ?qū)ζ溥M(jìn)行控制,需要并將模塊加載到NIOSⅡ的系統(tǒng)中。例如,通過NIOSⅡ?yàn)?a class="contentlabel" href="http://yuyingmama.com.cn/news/listbylabel/label/DDS">DDS模塊的頻率控制字freq和相位控制字phase置數(shù)。此時(shí)的代碼應(yīng)改為:

          模塊的輸入端口添加了寫信號(hào)iwr、地址信號(hào)addr和與NIOSⅡ同步的時(shí)鐘信號(hào)iclk,這樣是為了將DDS模塊連接到Avalon總線上,利用總線和NIOSⅡ進(jìn)行通信。加載到NIOSⅡ系統(tǒng)之前,需要將該模塊進(jìn)行和調(diào)試。結(jié)果如圖7所示。

          至此DDS的數(shù)字部分已經(jīng)完成。

          對(duì)于整個(gè)模塊的驅(qū)動(dòng)時(shí)鐘,若時(shí)鐘源器件的頻率不符合實(shí)際需要,需要再設(shè)計(jì)一個(gè)倍(分)頻器將其倍頻或是分頻。例如現(xiàn)有時(shí)鐘源為50 MHz,可以使用FPGA中的PLL(鎖相環(huán))實(shí)現(xiàn)4倍頻得到200 MHz。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: Verilog HDL DDS 仿真

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉