日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于VHDL的線性分組碼編譯碼器設計

          基于VHDL的線性分組碼編譯碼器設計

          作者: 時間:2010-07-13 來源:網絡 收藏
          3 仿真及分析
          圖1、圖2分別為仿真分組編碼器、譯碼器電路的仿真波形。圖中各參數含義如下:clk是系統(tǒng)時鐘信號輸入;UI是編碼器中三位的輸入;CO是編碼器中六位編碼的輸出;Y是解碼器中六位編碼的輸入;c是解碼器中六位譯碼的輸出。

          本文引用地址:http://yuyingmama.com.cn/article/191648.htm


          在圖1、圖2中,截取了仿真的部分波形進行分析,產生的六位編碼CO、六位譯碼Y完全依據的編譯碼規(guī)則,任意兩個許用碼組之和(逐位模2加)仍為一許用碼組,即具有封閉性。

          4 結語
          對線性編、譯碼器的設計基于(硬件描述語言),與傳統(tǒng)設計相比較,采用語言設計的線性分組碼編、譯碼器無需考慮具體電路的實現(xiàn),只需要掌握編譯碼原理,根據相應的編譯碼規(guī)則轉換成語言,大大減少了設計人員的工作量,提高了設計的準確性和效率。程序已在Max+PlusⅡ10.O工具軟件上進行了編譯、仿真和調試。經過實驗結果的分析,說明本設計是正確的。本文給出的設計思想也適用于其他基于PLD芯片的系統(tǒng)設計。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉