日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)

          基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)

          作者: 時間:2010-09-13 來源:網(wǎng)絡 收藏


          2.1 控制A/D轉換程序設計
          根據(jù)控制存儲的要求,首先要設計控制A/D轉換的狀態(tài)機,用來確定A/D轉換的狀態(tài),根據(jù)MAXl308工作時序特點而設計的控制A/D轉換的狀態(tài)機轉換圖如圖4所示。實現(xiàn)控制A/D轉換的狀態(tài)機部分主要VHDL程序源代碼如下:


          將程序下載至中運行調(diào)試,經(jīng)過對電路的調(diào)試和測量,控制8通道A/D同時轉換的狀態(tài)機產(chǎn)生的示波器時序波形如圖5所示,其中,0、1、2、3、4分別對應的是圖3中的CONVST、EOC、EOLC、CS、RD,而第5通道是對FIF0的寫信號。從示波器顯示的波形圖可以看出產(chǎn)生的8個連續(xù)的脈沖對應位置完全滿足圖3所要求的時序要求,也就是說在控制器同時控制8路信號的采集時不會出現(xiàn)時序混亂的情況。由此可知,采用本系統(tǒng)中設計的采集程序可以實現(xiàn)同時采集的要求,并且根據(jù)采集的脈沖寬度分析可知該系統(tǒng)能滿足采集速度為10 Mb/s的設計要求。



          評論


          相關推薦

          技術專區(qū)

          關閉