日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于Virtex 4的雷達(dá)導(dǎo)引頭信號處理機(jī)的設(shè)計與實(shí)現(xiàn)

          基于Virtex 4的雷達(dá)導(dǎo)引頭信號處理機(jī)的設(shè)計與實(shí)現(xiàn)

          作者: 時間:2012-04-05 來源:網(wǎng)絡(luò) 收藏

          (4)測試結(jié)果:根據(jù)實(shí)測數(shù)據(jù)繪制的三種情況下的陣列天線方向圖如圖5~圖7所示。

          42.gif

          由圖可知:實(shí)測天線方向圖的包絡(luò)與理想條件下的天線方向圖基本一致,從而驗(yàn)證了本設(shè)計中的數(shù)字基本達(dá)到理想波束合成對數(shù)字電路的性能要求。但是,由于接收天線元個數(shù)較少,在信號源與陣列天線之間的夾角較小時,接收天線的增益較小,導(dǎo)致DBF系統(tǒng)無法將主瓣完全調(diào)到目標(biāo)角度上。

          4 結(jié)語

          本文提出了一種基于FPGA的雷達(dá)數(shù)字設(shè)計,接收機(jī)采用了脈沖多普勒、數(shù)字波束形成等主流雷達(dá)技術(shù)。本文對其硬件部分的主要模塊和FPGA處理流程進(jìn)行了簡要介紹。暗室中測試出的接收機(jī)的方向圖與理論值基本一致,說明接收機(jī)達(dá)到了系統(tǒng)的需求。


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉