日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于CPLD及DDS的正交信號源濾波器的設計

          基于CPLD及DDS的正交信號源濾波器的設計

          作者: 時間:2012-10-22 來源:網(wǎng)絡 收藏

          3.2 模塊

          該模塊通過一個4引腳的工業(yè)標準JTAG接口在系統(tǒng)編程(ISP),并且在編程過程中僅需5.0 V單電壓供電。編程過程中,I/O引腳處于三態(tài)并被上拉,以消除板上沖突。上拉阻值為1 kΩ。因為該器件是在線編程的,為了便于調(diào)試,所以把下載口直接做在電路板上??紤]到電源為自制的穩(wěn)壓電源,受電源紋波干擾影響較大,所以在每個器件旁都加有去耦電容。

          3.3 D/A轉換及幅度控制

          D/A轉換采用TI公司的TLC7524,該器件轉換速度可達10 M,幅度控制D/A轉換采用MAX518,該器件是I2C總線的雙D/A轉換器,只需很少的端口線就可實現(xiàn)兩路幅度的控制,大大節(jié)省單片機的端口。圖3給出D/A轉換電路。

          3.4 后級處理模塊

          低通對階梯正弦波進行傅里葉分析。其中若一周期采樣點數(shù)為N,則其高次諧波能量主要集中在輸出頻率的(N±1)倍頻上,其幅值為基頻的 1/(N±1)。低通濾波可以平滑其臺階。另外還需濾除由DAC0832和TCL7524產(chǎn)生的1MHz和10 MHz的高頻分量。因此根據(jù)設計的要求(輸出最大頻率為250 kHz,為了保證250 kHz頻帶內(nèi)輸出幅度平坦,又要盡可能抑制諧波和高頻分量,綜合考慮選用寬帶運放LF351,用EWB仿真表明:截止頻率為1 MHz~250 kHz以內(nèi)幅度平坦。為了保證穩(wěn)幅輸出,選用AD817。該器件是一種低功耗、高速、寬帶運算放大器,具有很強的大電流驅動能力。實際電路測量表明:當負載為100 Ω,輸出峰-峰值為10 V時,其帶寬大于500 kHz,幅度變化小于±1%。

          4 軟件設計

          4.1 波形發(fā)生

          內(nèi)設置25位相位累加器,高9位為ROM地址,低16 位為產(chǎn)生精確的讀ROM的點與點之間的時間間隔而設置的累加寄存器,即:單片機送一頻率控制字,由低16位寄存器每個時鐘都累加這個值,累加到低16位溢出,然后ROM的地址加1。ROM內(nèi)的每個地址的數(shù)據(jù)表示當前波形的幅度,然后連續(xù)讀出數(shù)據(jù)并被平滑濾波后得出平滑、穩(wěn)定的波形。波形產(chǎn)生流程如圖4所示。

          4.2 幅度控制

          系統(tǒng)的幅度控制由MAX518完成,利用其內(nèi)部電阻網(wǎng)絡實現(xiàn)數(shù)字電位器功能,輸出電壓作為TLC7524的基準電壓。圖5為幅度控制流程。



          關鍵詞: CPLD DDS 信號源 濾波器

          評論


          相關推薦

          技術專區(qū)

          關閉