日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于Camera接口的船用導航雷達顯示設計

          基于Camera接口的船用導航雷達顯示設計

          作者: 時間:2012-10-23 來源:網(wǎng)絡 收藏

          2.5 顯示控制器混合疊加
          顯示控制器有一個用于轉(zhuǎn)換圖像數(shù)據(jù)的模塊,用于本地總線的后處理器或系統(tǒng)內(nèi)存中的視頻緩沖區(qū)到外部LCD驅(qū)動器的圖像數(shù)據(jù)傳輸。顯示控制器由VSFR、VDMA、VPRCS、VTIME和視頻時鐘產(chǎn)生器組成。VSFR包括可編程寄存器和調(diào)色板存儲器,用于配置顯示控制器,VDMA用于顯示DMA,可將幀存儲器內(nèi)的視頻數(shù)據(jù)轉(zhuǎn)換到VPRCS。VPRCS接收VDMA發(fā)出的視頻數(shù)據(jù),轉(zhuǎn)換為需要的數(shù)據(jù)格式后,如8 bit或16 bit像素,將視頻數(shù)據(jù)直接發(fā)送到顯示設備上。VDMA有5個通道和3個本地輸入。為混合運行,CSC(Color Space Conversion)模塊將YCbCr數(shù)據(jù)改變?yōu)镽GB數(shù)據(jù)。顯示控制器數(shù)據(jù)流模塊圖如圖5所示。

          本文引用地址:http://yuyingmama.com.cn/article/189833.htm

          a.JPG


          通過送來的雷達回波窗口與其他窗口在顯示控制器內(nèi)完成了視頻窗口同步混合。最終在顯示器上顯示的雷達畫面如圖6所示。

          b.JPG



          3 結(jié)束語
          基于FPGA和嵌入式處理器ARM設計的船用顯示系統(tǒng),利用FPGA完成雷達回波的標準轉(zhuǎn)換和視頻的編碼,再通過接口完成視頻數(shù)據(jù)的接收,并在顯示控制器內(nèi)通過使用特殊的DMA—VDMA,未使用CPU,直接將視頻數(shù)據(jù)顯示在屏幕上,從而節(jié)省CPU資源,實現(xiàn)了雷達回波和人機界面的同步顯示,滿足了船用系統(tǒng)的顯示要求。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉