日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于DDS IP核及Nios II的可重構信號源設計

          基于DDS IP核及Nios II的可重構信號源設計

          作者: 時間:2012-11-23 來源:網(wǎng)絡 收藏


          2.7 SOPC硬件系統(tǒng)配置

          在SOPC硬件系統(tǒng)的開發(fā)中,除了集成前面設計的IP外,還集成了諸多SOPC Builder組件庫中的標準組件,主要有 II CPU、UAR T、JTAG UART、定時器、Avalon三態(tài)總線橋、片上存儲器、片外存儲器、PIO、SDRAM控制器、FLASH控制器等,如圖6所示。


          3 結論

          論文以直接數(shù)字頻率合成技術為理論依據(jù),開發(fā)了,搭建了基于SOPC技術的信號發(fā)生器硬件系統(tǒng),通過改變LPM_ROM模塊中的波形數(shù)據(jù),可以實現(xiàn)任意波形信號的產(chǎn)生。系統(tǒng)除了數(shù)/模轉(zhuǎn)換部分外,其它部分都是在FPGA內(nèi)部完成,具有實現(xiàn)容易、方便,減小了PCB設計的復雜度以及開發(fā)難度,縮短了開發(fā)周期等優(yōu)點,同時,系統(tǒng)還具有很大的伸縮性,系統(tǒng)集成度高,屬于SOC的范疇,符合技術發(fā)展潮流。

          本文引用地址:http://yuyingmama.com.cn/article/189756.htm

          上一頁 1 2 3 4 下一頁

          關鍵詞: Nios DDS IP核 可重構

          評論


          相關推薦

          技術專區(qū)

          關閉