日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > 基于EMCCD的驅(qū)動電路設計

          基于EMCCD的驅(qū)動電路設計

          作者: 時間:2011-04-13 來源:網(wǎng)絡 收藏


          2.2.1 Iφ,Sφ,Rφ設計
          在設計Iφ,Sφ以及Rφ電路時,統(tǒng)一采用Elantec半導體公司的EL7457。它是高速四通道CMOS器,能工作在40MHz,并提供2 A的峰值驅(qū)動能力,以及超低的等效阻抗(3 Ω),它具有3態(tài)輸出,并通過OE控制,這對于CCD的驅(qū)動來說,容易實現(xiàn)靈活的電源管理。為了簡化設計,固定Rφ2HV的電壓幅值為典型值。在組成Iφ和Sφ的驅(qū)動電路時必須考慮CCD97驅(qū)動端的等效電容和電阻,如表2所示。


          電路的時間常數(shù):

          又因為上升時間與時間常數(shù)的關系為:

          為了滿足最佳上升時間(200 ns)的要求,必須在EL7457驅(qū)動輸出端串上一個小電阻,原理如圖6所示。


          圖6中,F(xiàn)PGA_CLKI1,F(xiàn)PGA_CLKI2,F(xiàn)PGA_CLKI3,F(xiàn)PGA_CLKI4為FPGA產(chǎn)生的TTL時序。ARM_IOE為ARM核產(chǎn)生的門控信號,用來控制驅(qū)動脈沖Iφ1,2,3,4的開關。由于理論與實際計算的誤差,輸出串接電阻R9,R10,R13,R14將通過硬件調(diào)試過程確定,以產(chǎn)生驅(qū)動CC97工作的最佳波形。同理,F(xiàn)PGA_CLKS1,F(xiàn)PGA_CLKS2,F(xiàn)PGA_CLKS3,F(xiàn)PGA_CLKS4為FPGA產(chǎn)生的TTL時序。ARM_SOE為ARM產(chǎn)生的門控信號,輸出串接電阻待定。
          在Rφ1,2,3產(chǎn)生電路中,因為其電壓擺幅要求為0~12 V,故給它加以12 V的電源(見圖7)。


          它的驅(qū)動頻率為11 MHz,輸出的上升時間不需要串接電阻調(diào)節(jié),可達10 ns。同理,F(xiàn)PGA_CLKR1,F(xiàn)P-GA_CLKR2,F(xiàn)PGA_CLKR3為FPGA產(chǎn)生的10 MHz的驅(qū)動時序,ARM_ROE為ARM產(chǎn)生的門控信號。這里還產(chǎn)生了一路控制行數(shù)據(jù)丟棄DG(Dump Gate)門控信號。該信號的擺幅同Rφ1,2,3。以上電路的連接均通過Multisim仿真,仿真波形如圖8、圖9所示。



          評論


          相關推薦

          技術專區(qū)

          關閉