日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于等效和實(shí)時采樣的數(shù)字示波器設(shè)計

          基于等效和實(shí)時采樣的數(shù)字示波器設(shè)計

          作者: 時間:2009-07-24 來源:網(wǎng)絡(luò) 收藏

          摘要:的基本原理,以單片機(jī)和FPGA組成的最小系統(tǒng)為控制核心,實(shí)現(xiàn)了普通對被測信號的、存儲與回放,并且增加了保持功能,極大地提高了系統(tǒng)的測量范圍。該系統(tǒng)具有采樣和采樣兩種方式,以不大于1 Ms/s的A/D轉(zhuǎn)換實(shí)現(xiàn)200 MS/s的采樣率對輸入1 Hz~10 MHz,Vp-p為2 mV~8 V的信號進(jìn)行采樣處理,并能進(jìn)行單次觸發(fā),自動和存儲/輸出波形。
          關(guān)鍵詞:單片機(jī)(SCM);FPGA;;等效采樣;采樣

          本文引用地址:http://yuyingmama.com.cn/article/173665.htm


          1 引言
          示波器自上個世紀(jì)七十年代誕生以來,它已成為測試工程師必備的工具之一。隨著近年來電子技術(shù)取得突破性的進(jìn)展,催生了更龐大的數(shù)字示波器市場需求。此外,信號傳輸在現(xiàn)代工程中是很重要的一個技術(shù)環(huán)節(jié),但在信號傳輸中,數(shù)字信號將對模擬信號產(chǎn)生干擾,目前采用的解決方法是利用單片機(jī)來實(shí)現(xiàn)模擬信號和數(shù)字信號在單線中的混合傳輸,而這其中的測試和調(diào)試就要求示波器必須能夠?qū)?shù)字信號和模擬信號同時進(jìn)行分析和顯示。因此,這里介紹一種等效和采樣數(shù)字示波器的。


          2 方案
          2.1 采樣方案
          選擇實(shí)時采樣和等效采樣相結(jié)合的方式,實(shí)時采樣速率小于1 MS/s,水平分辨率至少為20點(diǎn)/div,故系統(tǒng)50 kHz以下采用實(shí)時采樣方式,而50 kHz~10 MHz采用等效時間采樣方式,最高等效采樣速率可達(dá)到200 Ms/s。
          2.2 頻率測量方案
          由于該系統(tǒng)測試頻率上限為10 MHz。根據(jù)等精度測量和測周法原理,將此頻率分為兩段。因此,10 kHz以下頻率段,采用測周法;10 kHz以上的頻率段,采用等精度測量法,從而縮短測量時間。
          2.3 觸發(fā)方案
          采用內(nèi)部軟件觸發(fā),通過軟件設(shè)置觸發(fā)電平,軟件設(shè)置的施密特觸發(fā)器參數(shù)容易修改,可以很好抑制比較器產(chǎn)生的毛刺。當(dāng)所采樣值大于該觸發(fā)電平時,產(chǎn)生一次觸發(fā)。該方案可排除硬件產(chǎn)生的毛刺干擾,觸發(fā)和波形較穩(wěn)定,且易實(shí)現(xiàn)觸發(fā)電壓的調(diào)整。
          2.4 采樣與保持電路方案
          采用射極跟隨器、模擬開關(guān)和電容搭建采樣與保持電路。射極跟隨器可選用帶寬穩(wěn)定且?guī)尤菪载?fù)載強(qiáng)的運(yùn)放,有較多的TI模擬開關(guān),使其速度很容易滿足要求,再選用合適的漏電小的聚苯電容即可實(shí)現(xiàn)采樣與保持電路。


          3 系統(tǒng)硬件電路
          系統(tǒng)制定出系統(tǒng)總體方案:輸入信號經(jīng)阻抗變換電路后進(jìn)行程控放大,再經(jīng)采樣與保持電路后進(jìn)人MAX118進(jìn)行采樣。其中程控放大倍數(shù)和A/D采樣速率由垂直靈敏度和水平掃描速度確定,采樣時刻由上升沿觸發(fā)判斷和等效采樣控制單元決定。采樣數(shù)據(jù)存入雙端口RAM,顯示控制模塊讀取RAM內(nèi)容并控制DAC904輸出顯示。圖1為系統(tǒng)總體設(shè)計實(shí)現(xiàn)框圖。

          3.1 程控放大及前級阻抗匹配
          信號先經(jīng)前級AD811的阻抗匹配后實(shí)現(xiàn)系統(tǒng)的輸入阻抗為1 MΩ,再經(jīng)過模擬開關(guān)MAX308CPE來實(shí)現(xiàn)不同通道放大的選擇,最后經(jīng)模擬開關(guān)COM總輸出,如圖2所示。

          3.2 采樣與保持電路
          采樣頻帶要達(dá)到10 MHz,系統(tǒng)采用模擬開關(guān)THS3166,其特點(diǎn)是低導(dǎo)通電阻、電容,低漏電流,低捕獲時間和通斷孔徑時間,但只工作在正電壓范圍,故需前級加法器。開關(guān)前再加一級射極跟隨器,采用帶動容性負(fù)載強(qiáng)寬帶運(yùn)放THS3001做前后級的隔離。
          3.3 整形及測頻電路
          高頻段整形采用高速比較器MAX913,低頻段采用低速比較器LM311。為提高輸入MAX913信號的信噪比,在其前級加一級無限增益放大,采用高頻率運(yùn)算放大器LM7171,放大倍數(shù)50,這樣減小MAX913輸出脈沖邊沿抖動。同時,為避免高頻整形方波的諧波發(fā)射,比較器輸出均經(jīng)74LS393分頻后送入FPGA進(jìn)行等精度測頻,脈沖邊沿更陡峭,便于測量。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉