日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統 > 設計應用 > 基于低功耗單片機的抗干擾電源

          基于低功耗單片機的抗干擾電源

          作者: 時間:2012-11-28 來源:網絡 收藏

          2  干擾的處理

          干擾易引起系統的混亂,因此當發(fā)生干擾時,其最佳解決方案是響應中斷請求,使計算機系統轉入掉電模式下運行,待干擾消除后,再恢復現場,轉入正常模式下運行。 退出掉電模式有以下解決辦法,即硬件復位或上電復位或手動復位。圖1中,復位電路由R3 、R4 、C2及按鈕Ks組成。具體解決步驟如圖2 、圖3所示,圖2為電位干擾的處理流程圖,圖3為復位程序框圖。

          電源干擾處理 復位程序框圖

          3  結束語

          該電源是筆者在實踐教學環(huán)節(jié)中為學生野外實習而設計的,反復實驗表明,該電源達到了較理想的設計要求,且具有如下特點:

          (1) 工作可靠、體積小、結構簡單、輸出電壓穩(wěn)定(其精確度可達±0. 001V) 、轉換效率高。

          (2) 能力強,對較小的瞬態(tài)欠壓、瞬態(tài)脈沖干擾可有效抑制;對較大的干擾,可使進入掉電模式下運行。

          (3) 有一定的通用性,由于87C51 、80C51與89C51/2性能相近,因此該電源也可適合于87C51 、80C51等低


          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉