日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 聲導(dǎo)航自行小車(chē)研究

          聲導(dǎo)航自行小車(chē)研究

          作者: 時(shí)間:2013-04-22 來(lái)源:網(wǎng)絡(luò) 收藏

          1.2.2 聲接收及硬件濾波模塊
          該模塊也采用SRF05超聲波傳感器作為系統(tǒng)的通信模塊,作為接收端,沒(méi)有使用發(fā)射功能。接收端接收信號(hào)后,通過(guò)硬件濾波,判斷是否為有效信號(hào)。圖2為接收模塊的電路圖。若接收到40 kHz的信號(hào)電路導(dǎo)通,I/O口Echo輸出高電平、OUT端輸出1;若接收到的信號(hào)中沒(méi)有40 kHz的信號(hào)電路不導(dǎo)通,I/O口Echo為低電平、OUT端為0。該系統(tǒng)使用了3個(gè)接收端,其位置關(guān)系如圖3所示。

          本文引用地址:http://yuyingmama.com.cn/article/170534.htm

          b.JPG


          1.2.3 FPGA計(jì)算時(shí)間差模塊
          模塊采用Altera FPGA CyclonelI EP2C5T144計(jì)算時(shí)間差。信號(hào)接收端1接收到有效信號(hào)后觸發(fā)FPGA的計(jì)數(shù)器,接收端2接收到有效信號(hào)后停止計(jì)數(shù)且觸發(fā)另一個(gè)計(jì)數(shù)器,接收端3接收到有效信號(hào)后停止計(jì)數(shù)。計(jì)數(shù)數(shù)值乘以FPGA的頻率可以得到兩個(gè)時(shí)間差。
          1.2.4 單片機(jī)模塊
          采用飛恩卡爾智能車(chē)芯片MC9S12XS128。該芯片接收到FPGA傳來(lái)的兩個(gè)時(shí)間差,再利用麥克問(wèn)距、聲速算出聲源距離的距離r和角度α,并產(chǎn)生合適的PWM驅(qū)動(dòng)電機(jī)使準(zhǔn)確到達(dá)聲源處。

          2 軟件設(shè)計(jì)
          圖3為系統(tǒng)程序流程圖。

          a.JPG

          晶振相關(guān)文章:晶振原理
          聲控?zé)粝嚓P(guān)文章:聲控?zé)粼?/a>
          鎖相環(huán)相關(guān)文章:
          鎖相環(huán)原理



          關(guān)鍵詞: 研究 小車(chē) 自行 導(dǎo)航

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉