日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 消費(fèi)電子 > 設(shè)計應(yīng)用 > 基于TMS320C6713的多路CVSD語音編解碼

          基于TMS320C6713的多路CVSD語音編解碼

          作者: 時間:2009-11-12 來源:網(wǎng)絡(luò) 收藏

          的多路數(shù)據(jù)輸出/輸入需經(jīng)過一個數(shù)據(jù)組合和分離的時序控制單元,這一任務(wù)由一塊FPGA完成,其功能是接收所有來自DSP的數(shù)據(jù),將相同的時隙組合在一起后根據(jù)相應(yīng)的連接設(shè)備的時序送出,同時將來自不同的設(shè)備的數(shù)據(jù)組合后以TDM的方式送入DSP,如圖2所示。

          1.2.2 時鐘和幀同步
          通過設(shè)置DSP的收發(fā)幀同步控制寄存器可以設(shè)置TDM的具體模式,而相應(yīng)的位時鐘、幀同步時鐘可由編程控制由外部產(chǎn)生或直接由內(nèi)部產(chǎn)生,圖3是時鐘的相關(guān)控制關(guān)系。高頻時鐘AHCLKX可由高頻時鐘控制寄存器設(shè)置為內(nèi)部產(chǎn)生或外部輸入,ACLKX可由時鐘控制寄存器設(shè)置為內(nèi)部產(chǎn)生或外部輸入。如果采用內(nèi)部高頻時鐘,則由AUXCLK經(jīng)分頻后得到,分頻數(shù)值由高頻時鐘控制寄存器的0~11 b決定;高頻時鐘分頻后得到位時鐘,分頻數(shù)值由時鐘控制寄存器的0~4 b決定。


          1.3 AD采樣和信號的回放
          TLV320AIC23B是輸入輸出模擬音頻接口編器,該編器采用了Sigma-Delta技術(shù)進(jìn)行數(shù)模和模數(shù)轉(zhuǎn)換,并和McBSP直接相連,AIC23還提供了麥克風(fēng)輸入、線性輸入、線性輸出和耳機(jī)輸出4個模擬接口。TLV320AIC23B的控制字可通過SPI方式或者I2C方式寫入。圖4是I2C方式控制字的讀寫時序圖。設(shè)定控制寄存器的工作方式后即可利用TLV320AIC23B對信號進(jìn)行高精度的采樣和回放。

          2
          也叫數(shù)字檢測音節(jié)壓擴(kuò)增量調(diào)制,進(jìn)入實用階段已有十多年的歷史。數(shù)字編譯碼器中音節(jié)平滑濾波器及編譯碼器中的主積分器的轉(zhuǎn)移函數(shù)如下:
          音節(jié)平滑濾波器:



          關(guān)鍵詞: 解碼 語音 CVSD TMS320C6713 基于

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉