日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 手機與無線通信 > 設計應用 > 10~37 GHz CMOS四分頻器的設計

          10~37 GHz CMOS四分頻器的設計

          作者: 時間:2009-12-11 來源:網絡 收藏

          1 引言
          隨著通信技術的迅猛發(fā)展,人們對通信系統(tǒng)中單元電路的研究也越來越多。而廣泛應用于光纖通信和射頻通信系統(tǒng)中,因此,高速的研究也日益受到關注。按實現(xiàn)方式可分為模擬和數(shù)字兩種。模擬分頻器可由注入鎖定等結構實現(xiàn),一般具有工作頻率高、功耗低等優(yōu)點,但是分頻范圍較小,芯片面積較大。數(shù)字分頻器基于觸發(fā)器結構,一般分頻范圍較寬,芯片面積較小,但相對于模擬分頻器其工作頻率較低,功耗較大。這里采用UMC 0.13 um的工藝(其特征頻率fT約100 ),在電源電壓為1.2 V時,實現(xiàn)一個高速、寬分頻范圍的數(shù)字頻器。

          本文引用地址:http://yuyingmama.com.cn/article/157735.htm


          2 電路
          圖1為頻器的系統(tǒng)框圖。它由兩個二分頻器級聯(lián)而成。為了實現(xiàn)級間隔離和電平匹配,在兩個二分頻器之間加入級間緩沖電路。為便于區(qū)分這兩個分頻器,將前一個二分頻器稱為高速二分頻器,后一個二分頻器稱為低速二分頻器。因為要測試電路,需考慮輸入和輸出端口的阻抗匹配。為解決這些問題,電路中輸人和輸出部分。輸入部分除實現(xiàn)輸入阻抗匹配外,還要提供直流偏置。輸出部分用以保證測試時的阻抗匹配以及得到一定的輸出信號幅度。

          2.1 二分頻器
          這里采用的二分頻器為全差分的共柵動態(tài)負載結構,其框圖和電路圖如圖2a和圖2b所示。

          分頻器相關文章:分頻器原理

          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉