日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 手機與無線通信 > 設計應用 > 基于固態(tài)存儲技術的DRFM設計

          基于固態(tài)存儲技術的DRFM設計

          作者: 時間:2011-05-23 來源:網(wǎng)絡 收藏

          2.1 中頻采集模塊
          中頻信號采集模塊主要是完成中頻信號的模/數(shù)轉(zhuǎn)換,并將轉(zhuǎn)換后的數(shù)據(jù)通過FPGA處理后傳輸給模塊。主要由前端調(diào)理電路、6片高速ADC、時鐘分配電路、FPGA、電源五部分組成,前端信號調(diào)理電路主要是完成信號的放大或者是衰減,以匹配A/D的輸入要求,高速ADC完成模數(shù)轉(zhuǎn)換,F(xiàn)PGA負責接受A/D的數(shù)據(jù)和傳輸以及整塊板卡的控制。其構(gòu)成框圖如圖2所示。

          本文引用地址:http://yuyingmama.com.cn/article/156272.htm

          b.jpg


          的高速ADC采用TI公司的高速ADC即ADS6149。ADS6149是一款高性能的14位,250 Mb/s采樣率模/數(shù)轉(zhuǎn)換器,它提供出色的高模擬帶寬和低輸入抖動,在高頻信號輸入時,ADC提供極高的SNR和SFDR指標,其內(nèi)部包括可編程增益設置,可以用于提高小信號輸入時的SFDR性能。時鐘對于高速ADC系統(tǒng)而言尤其關鍵,這是因為時鐘信號的時序準確性可以直接影響ADC的動態(tài)特性。該選用ICS834061,它是一款集成高頻時鐘發(fā)生器,在單芯片中集成整個鎖相環(huán)系統(tǒng)和時鐘扇出系統(tǒng),外圍器件只要1個晶振,具有2路LVPECL時鐘扇出,輸出頻率范圍20~500 MHz可調(diào),時鐘抖動最大只有6 ps,能滿足該設計的要求。
          2.2 中頻還原模塊設計
          中頻信號還原模塊完成處理后的信號的還原,主要由FPGA、高速DAC、后端調(diào)理電路、時鐘分配電路、控制信號發(fā)生電路,電源6部分組成,其中FPGA負責將處理之后的數(shù)據(jù)發(fā)給D/A轉(zhuǎn)換器以及整塊中頻還原卡的控制。高速ADC完成模/數(shù)轉(zhuǎn)換功能,后端調(diào)理電路提供A/D轉(zhuǎn)換后的濾波和信號放大功能,時鐘電路為系統(tǒng)提供高精度、低抖動的時鐘信號,其構(gòu)成框圖如圖3所示。

          c.jpg



          評論


          相關推薦

          技術專區(qū)

          關閉