日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于NioslI的SOPC系統(tǒng)的LCD顯示驅動IP核設計

          基于NioslI的SOPC系統(tǒng)的LCD顯示驅動IP核設計

          作者: 時間:2010-08-30 來源:網(wǎng)絡 收藏

          本文引用地址:http://yuyingmama.com.cn/article/151605.htm

            3.2 寄存器組

            寄存器組由一系列寄存器組成,為軟件提供了訪問硬件的通道。寄存器組中的寄存器是根據(jù)任務邏輯中需要實現(xiàn)的特定邏輯功能來設定的,任務邏輯中的數(shù)據(jù)通過這些寄存器傳輸。本中,寄存器組設定了8位頁地址寄存器、8位列地址寄存器,以及32位數(shù)據(jù)寄存器等。

            3.3 Ayalon總線接口

            的Avalon總線接口需要一個簡單的Slave端口。該端口使用較少的Avalon信號來處理簡單的寄存器讀/寫傳輸。該模塊是與Avalon總線接口的一個頂層模塊,主要功能是對任務邏輯模塊和寄存器模塊進行例化和封裝,使其信號類型符合Avalon總線信號規(guī)范和外接模塊的信號規(guī)范。頂層接口定義如下:

            

          程序

            3.4 封裝及軟件

            直接在 Builder中添加好的 Core和Verilog HDL語言描述的文件,并根據(jù)Avalon總線傳輸規(guī)范設置好相關的信號線及傳輸參數(shù)。由于是在NiosII IDE環(huán)境下直接編寫用戶程序,可以不用編寫驅動程序。完成后,將顯示驅動 Core添加至工程,并編譯、下載到FPGA器件中。

            在NiosII IDE環(huán)境下,使用自己添加的模塊編寫程序,可直接調用甬數(shù)IOWR(BASE,OFFSET,DATA)和IORD(BASE,OFFSET)對內部寄存器進行讀寫。本文使用結構體定義了一個指向模塊的結構體指針,對寄存器進行讀寫操作。

            

            CBGl28064本身不帶字庫,可以通過2種方式添加字庫:一種是把所需字庫做到硬件ROM中,增加了硬件資源成本,且缺乏靈活性;另一種是在軟件中定義字庫,通過寫數(shù)據(jù)寄存器進行顯示。本設計采用第2種方式,在軟件中定義字庫,并編寫了簡單的顯示測試程序,在液晶屏上顯示“ZHONG GUO”字樣。測試結果表明,該設計是正確可行的。此外,利用字模軟件生成的圖形數(shù)據(jù),也可進行圖形顯示。

            結語

            本文采用有限狀態(tài)機設計了CBGl28064液晶模塊驅動硬件邏輯,并將顯示驅動核進行封裝構成了一個模塊化的獨立元件,使其能夠在其他的工程中復用;在此基礎上,NiosII嵌入式處理器構建了一個用戶定制的片上。經(jīng)過在Cyclone系列FPGA上測試,該驅動能夠在C-BGl28064液晶模塊上顯示字符、圖形。整個體現(xiàn)了嵌入式的靈活性和擴展性。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉