日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于TMS320VC5509 DSP的有源噪聲控制系統(tǒng)設計與實現(xiàn)

          基于TMS320VC5509 DSP的有源噪聲控制系統(tǒng)設計與實現(xiàn)

          作者: 時間:2011-09-21 來源:網(wǎng)絡 收藏

          1.3 次級通路建模
          由上述公式(4)可以看出,參考信號x(n)需由次級通路傳遞函數(shù)hs(n)進行濾波,所以在控制算法迭代之前,首先必須得到次級通路的傳遞函數(shù)。
          估計次級通路傳遞函數(shù)的方法稱為次級通路建模,一般有自適應離線建模和自適應在線建模兩種方法。自適應在線建模要求在運行的同時,對次級通路響應進行實時建模,對系統(tǒng)的運算能力要求較高。如果在控制的整個過程中,次級通路的系統(tǒng)特性保持不變或基本不變,就可以采用自適應離線建模方法。本系統(tǒng)中即采用自適應離線建模,其框圖如圖3所示。

          本文引用地址:http://yuyingmama.com.cn/article/150189.htm

          e.JPG


          首先由產(chǎn)生一個隨機白噪聲序列,同時送入次級聲源和自適應建模濾波器C(z),誤差傳感器接收的信號e(n)作為建模濾波器的期望信號,濾波器的輸出信號z(n)與期望信號e(n)相減抵消后,輸入建模濾波器,自動調(diào)節(jié)濾波器權(quán)系數(shù)。次級通路建模采用LMS算法,其迭代運算公式如下:
          f.JPG
          式中:uc為次級通路建模濾波器的步長因子;N為次級通路建模濾波器的階數(shù)。
          實際應用中,應先關閉外部噪聲源,采用隨機產(chǎn)生的白噪聲作為次級通路激勵源。先執(zhí)行次級通路濾波器的迭代,待次級通路LMS濾波器穩(wěn)定后,將次級通路濾波器系數(shù)固定不變,代入上述的FXLMS濾波器進行有源消噪迭代運算。

          2 系統(tǒng)硬件
          本系統(tǒng)為單通道前饋結(jié)構(gòu),以高速DSP芯片為核心,采用兩片16位高精度模數(shù)轉(zhuǎn)換器件AD976A兩路模擬信號的同步采集,并選用CPLD器件EPM7192SQC160-10鎖存器,以串行D/A器件AD50C完成輸出反噪聲信號的D/A轉(zhuǎn)換,選用16 Mb FLASH閃存芯片作為程序存儲器,并在片外擴充一片64 Mb SDRAM作為外部數(shù)據(jù)空間。系統(tǒng)硬件框圖如圖4所示。

          g.JPG


          選用的VC5509DSP芯片最高支持144 MHz的時鐘頻率,具有高達288 MIPS(每秒百萬條指令數(shù))的處理能力,是一款具有較高性價比的低功耗DSP芯片。音頻接口采用的AD976A為一款高精度、高速率的并口A/D轉(zhuǎn)換器件,抽樣速率可從8~200 KSPS,抽樣速率的改變可通過改變輸入時鐘來,從而可在不改變硬件的情況下通過軟件設置進行擴展。CPLD通過編程給A/D器件提供8 kHz采樣頻率,并設計采樣保持鎖存器。經(jīng)由DSP的片選引腳CE2和地址引腳A1尋址,兩個A/D轉(zhuǎn)換器的鎖存器地址分別設為0X400000和0X400001。CPLD與DSP連接圖如圖5所示。

          h.JPG


          AD50C為TI公司生產(chǎn)的16位可編程串行音頻接口芯片,可通過DSP編程控制收發(fā)增益和采樣頻率。其串口與DSP的同步串口連接如圖6所示。



          評論


          相關推薦

          技術專區(qū)

          關閉