日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > McBSP技術在數(shù)據傳輸中的應用

          McBSP技術在數(shù)據傳輸中的應用

          作者: 時間:2011-11-11 來源:網絡 收藏

          在對DSP的進行操作時,的內部采樣率發(fā)生器的輸出時鐘CLKG驅動給CLKR,CLKR同時提供給A/D的SCLK。而的采樣率發(fā)生器的時鐘源(CLKSRG)由CPU提供的,對CPU時鐘進行分頻以產生CLKG。由于CPU的時鐘極性總為正,因此CPU時鐘信號的上升沿產生CLKG的上升沿。對采樣率發(fā)生器的寄存器編程后,要等待2個CLKSRG(時鐘源)周期以確保內部同步。當采樣率發(fā)生器使能后,要等待2個CLKC周期,以保證采樣率發(fā)生器穩(wěn)定工作。在CLKSRG的下一個上升沿,CLKRG變?yōu)?,啟動頻率如式(1)所示的時鐘。

          f.JPG

          3 結束語
          本文以TMS320VC5502 DSP芯片與TLV1572模數(shù)轉換芯片為例,詳細討論了TLV1572與DSP的多通道緩沖串口(MeBSP)通信的硬件接口和軟件設計。其設計方案簡單易行,具有一定的通用性,根據需要可以在中斷服務子程序中嵌入適合的數(shù)據處理程序代碼,就可以構成一個完整的數(shù)據采集與傳輸程序。本文中采集的數(shù)據是存放在TMS320VC5502芯片內部的RAM中,由于TMS320VC55x DSP的外部存儲器接口(EMIF)支持8bi-t、16 bit、32 bit數(shù)據的訪問,并為異步存儲器、同步突發(fā)SRAM、同步DRAM提供了無縫接口,所以如果系統(tǒng)所要采集的數(shù)據量很大,也可以通過EMIF接口外擴存儲器。

          本文引用地址:http://yuyingmama.com.cn/article/150071.htm

          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉