日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 如何讓7系列FPGA的功耗減半

          如何讓7系列FPGA的功耗減半

          —— 如何讓7系列 FPGA的功耗減半
          作者:Mike Santarin 時間:2011-12-22 來源:電子產品世界 收藏

            在“降低靜態(tài)功耗”的發(fā)展歷程中,采用高介電層金屬閘 (HKMG) HPL 工藝僅僅是邁出了第一步,而調整 7 系列器件架構,則又邁出一步。在此前的產品中,允許用戶采用電源門控技術來關斷未使用的收發(fā)器、鎖相環(huán) (PLL)、數(shù)字時鐘管理器和 I/O。而在 7 系列中,設計人員可以用同樣的方法來禁用未使用的 block RAM 模塊。由于block RAM 模塊的漏電流占給定器件總漏電流的 30% 之多,因此電源門控技術確實能起到明顯的效果。

          本文引用地址:http://yuyingmama.com.cn/article/127295.htm

            降低系統(tǒng)總功耗

            Myron 說,雖然選用高介電層金屬閘 (HKMG) HPL 芯片工藝已經顯著降低了靜態(tài)功耗和動態(tài)功耗,但又進一步采取措施來減少 7 系列器件的系統(tǒng)總功耗,即從由靜態(tài)漏電流、動態(tài)功耗、I/O 功耗和收發(fā)器功耗組成的系統(tǒng)總功耗入手(見圖 3)。

            

           

            圖 3 – 賽靈思通過優(yōu)化 7 系列器件的各項功耗,使其相對前代器件而言,總功耗降低一半以上

            圖中文字:

            總功耗

            目前功耗預算

            較低的 FPGA 功耗預算

            提高系統(tǒng)性能

            收發(fā)器功耗

            I/O 功耗

            動態(tài)功耗

            最大靜態(tài)功耗

            7 系列創(chuàng)新

            重新架構的收發(fā)器

            多模 I/O 控制

            智能時鐘門控

            功率分級和電壓調節(jié)

            HPL 工藝

          fpga相關文章:fpga是什么




          關鍵詞: 賽靈思 FPGA 28nm

          評論


          相關推薦

          技術專區(qū)

          關閉