日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          "); //-->

          博客專欄

          EEPW首頁 > 博客 > 實驗7:4選1多路選擇器

          實驗7:4選1多路選擇器

          發(fā)布人:xiaxue 時間:2023-10-09 來源:工程師 發(fā)布文章
          實驗?zāi)康?div>
          • (1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;
          • (2)通過實驗理解基本邏輯門電路;
          • (3)學(xué)習(xí)Verilog HDL行為級描述方法描述組合邏輯電路。
          實驗任務(wù)

          設(shè)計一個4選1多路選擇器。

          實驗原理

          4選1多路選擇器,即從輸入的四個數(shù)據(jù)中選擇其中一個。通過定義兩個變量,產(chǎn)生四種狀態(tài),分別對應(yīng)四個數(shù)據(jù)的輸出。由此可得到如下真值表。將輸入的a,b,c,d,s0,s1和輸出Y的關(guān)系寫成邏輯表達式則打得到:

          Y=a(s0’s1’)+b(s0’s1)+c(s0s1’)+d(s0s1)


          邏輯電路

          Verilog HDL建模描述

          4選1多路選擇器程序清單mult4.v

            module mult4   (
               input wire a,           //定義四位輸入
               input wire b,
               input wire c,
               input wire d,
               input wire [1:0]  sel,  //定義輸出的選擇變量
               output reg  led    	   //定義選擇器輸出結(jié)果對應(yīng)的led
             );
            always@(sel)           //根據(jù)sel結(jié)果選擇輸出,當(dāng)sel變化時執(zhí)行
          	begin
          		case(sel)
          			2'b00: led = a;
          			2'b01: led = b;
          			2'b10: led = c;
          			2'b11: led = d;
          		endcase
          	end
            endmodule
          實驗步驟
          1. 打開Lattice Diamond,建立工程。
          2. 新建Verilog HDL設(shè)計文件,并鍵入設(shè)計代碼。
          3. 綜合并分配管腳,將輸入信號a、b分配至撥碼開關(guān),將輸出信號led0~led3分配至板卡上的LED。sel[0]/N14,sel[1]/M14,a/M7,b/M8,,c/M9,d/M10,led/N13
          4. 構(gòu)建并輸出編程文件,燒寫至FPGA的Flash之中。
          5. 按下對應(yīng)按鍵/撥動撥碼開關(guān),觀察輸出結(jié)果。


          *博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。



          關(guān)鍵詞: 多路選擇器

          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉