日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          "); //-->

          博客專欄

          EEPW首頁(yè) > 博客 > 實(shí)驗(yàn)3:3變量表決器

          實(shí)驗(yàn)3:3變量表決器

          發(fā)布人:xiaxue 時(shí)間:2023-10-07 來(lái)源:工程師 發(fā)布文章
          實(shí)驗(yàn)?zāi)康?div>
          • (1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;
          • (2)通過(guò)實(shí)驗(yàn)理解基本邏輯門電路;
          • (3)學(xué)習(xí)用Verilog HDL數(shù)據(jù)流級(jí)描述基本門電路。
          實(shí)驗(yàn)任務(wù)

          設(shè)計(jì)一個(gè)3變量的多數(shù)表決電路(當(dāng)3個(gè)輸入端中有2個(gè)及以上輸入1時(shí),輸出端才為“1”),然后在實(shí)驗(yàn)板上實(shí)現(xiàn)自己設(shè)計(jì)的邏輯電路,并驗(yàn)證是否正確。

          實(shí)驗(yàn)原理

          3變量的多數(shù)表決器,即當(dāng)三個(gè)人中有兩個(gè)及以上投票的,則通過(guò)。定義三個(gè)變量A、B、C及投票結(jié)果Y,可以得到如下1-3所示的真值表。將Y和A、B、C的關(guān)系寫成邏輯表達(dá)式則得到:

          Y=A’BC+AB’C+ABC’+ABC=AB+BC+AC


          邏輯電路

          Verilog HDL建模描述

          3變量表決器程序清單voter3.v

             module voter3    (
                input wire a,           //3個(gè)輸入變量a、b、c
                input wire b,
                input wire c,
                output wire led         //顯示表決結(jié)果led
              );
               assign 	led = (a&b)|(b&c)|(a&c);   //根據(jù)邏輯表達(dá)式得到表決結(jié)果
            endmodule
          實(shí)驗(yàn)步驟
          1. 打開Lattice Diamond,建立工程。
          2. 新建Verilog HDL設(shè)計(jì)文件,并鍵入設(shè)計(jì)代碼。
          3. 綜合并分配管腳,將輸入信號(hào)a、b、c分配至撥碼開關(guān),將輸出信號(hào)led分配至板卡上的LED。a/M7,b/M8,c/M9,led/N13
          4. 構(gòu)建并輸出編程文件,燒寫至FPGA的Flash之中。
          5. 按下對(duì)應(yīng)按鍵/撥動(dòng)撥碼開關(guān),觀察輸出結(jié)果。


          *博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。



          關(guān)鍵詞: FPGA Lattice Diamond 邏輯門

          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉