日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp

          dsp 文章 最新資訊

          TMS320C6201 DSP處理器與FLASH存儲器接口設(shè)計

          • TMS320C6201 DSP處理器與FLASH存儲器接口設(shè)計,DSP是針對實(shí)時數(shù)字信號處理而設(shè)計的數(shù)字信號處理器,由于它具有計算速度快、體積小、功耗低的突出優(yōu)點(diǎn),非常適合應(yīng)用于嵌入式實(shí)時系統(tǒng)。自世界上第一片通用D5P芯片TMS320C10于1982年在美國T1公司產(chǎn)生以來,DSP處理器
          • 關(guān)鍵字: 接口  設(shè)計  存儲器  FLASH  DSP  處理器  TMS320C6201  

          DSP處理器與FLASH存儲器的接口技術(shù)

          • DSP是針對實(shí)時數(shù)字信號處理而設(shè)計的數(shù)字信號處理器,由于它具有計算速度快、體積小、功耗低的突出優(yōu)點(diǎn),非常適...
          • 關(guān)鍵字: DSP  FLASH存儲器  

          一種基于DSP的并行信號處理系統(tǒng)的設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  并行信號  系統(tǒng)設(shè)計  

          CEVA助力凌陽科技批量出貨新型家庭娛樂SoC芯片

          • 全球領(lǐng)先的硅產(chǎn)品知識產(chǎn)權(quán)(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,凌陽科技有限公司(Sunplus Technology Co., Ltd.)已經(jīng)實(shí)現(xiàn)采用CEVA-TeakLite-III DSP進(jìn)行高清音頻處理的系列家庭娛樂SoC產(chǎn)品批量出貨。
          • 關(guān)鍵字: CEVA  凌陽科技  DSP  

          SatixFy獲CEVA-XC DSP授權(quán)許可用于寬帶衛(wèi)星應(yīng)用

          • 全球領(lǐng)先的硅產(chǎn)品知識產(chǎn)權(quán)(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,專業(yè)開發(fā)高成本效益衛(wèi)星通信SoC器件的無晶圓廠半導(dǎo)體企業(yè)SatixFy公司已經(jīng)獲得CEVA-XC DSP授權(quán)許可,助力其最新的衛(wèi)星基帶SoC產(chǎn)品,目標(biāo)是為固定和移動寬帶市場帶來價格相宜的高性能衛(wèi)星通信功能。
          • 關(guān)鍵字: SatixFy  寬帶衛(wèi)星  SoC  DSP  

          DSP處理器與FLASH存儲器的接口的設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  處理器  Flash存儲器  接口  

          基于高精度Σ-ΔADC和DSP的廣播級數(shù)字音頻延時器

          • 音頻延時器可用于廣播電臺直播節(jié)目,它將音頻信號延時一段時間后播出,以避免主持人的口誤或聽眾熱線中聽眾的一 ...
          • 關(guān)鍵字: 基于高精度  Σ-ΔADC  DSP  數(shù)字音頻  延時器  

          DSP實(shí)現(xiàn)DTMF信號發(fā)生器的關(guān)鍵技術(shù)

          • 概述·DTMF信號發(fā)生器將按鍵或數(shù)字信號轉(zhuǎn)化成雙音信號。·DTMF信號檢測器雙音信號中的信息?!は聢D是一...
          • 關(guān)鍵字: DSP  DTMF  信號發(fā)生器  

          Altera率先在28nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)DSP設(shè)計

          •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。   Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks
          • 關(guān)鍵字: Altera  FPGA  DSP  

          基于CPLD的DSP人機(jī)接口模塊的設(shè)計

          • 基于CPLD的DSP人機(jī)接口模塊的設(shè)計,CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)。在超高速領(lǐng)域和實(shí)時測控方面有非常廣泛的應(yīng)用,日前的C
          • 關(guān)鍵字: 模塊  設(shè)計  接口  人機(jī)  CPLD  DSP  基于  

          基于CAN總線的DSP芯片程序的受控加載實(shí)現(xiàn)

          • 基于CAN總線的DSP芯片程序的受控加載實(shí)現(xiàn),該技術(shù)使對DSP芯片程序的加載可以脫離仿真器而直接受控于列車的主控機(jī)#65377;該技術(shù)可靠性高#65380;使用靈活方便,具有很強(qiáng)的實(shí)用性#65377;磁懸浮列車上有很多基于DSP芯片的模塊和系統(tǒng)#65377;目前, DSP芯片程序的
          • 關(guān)鍵字: 受控  加載  實(shí)現(xiàn)  程序  芯片  CAN  總線  DSP  基于  

          DSP+FPGA結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

          • 1 引言隨著信息技術(shù)革命的深入和計算機(jī)技術(shù)的飛速發(fā)展,低速、低可靠性的單片機(jī)以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號處理技術(shù)逐漸地發(fā)展
          • 關(guān)鍵字: FPGA  DSP  雷達(dá)模擬  系統(tǒng)    

          基于DSP和ARM9的汽車縱向碰撞預(yù)警系統(tǒng)設(shè)計

          • 引言利用圖像傳感器感知前方道路交通環(huán)境與障礙物位置,實(shí)現(xiàn)安全車距測量,對處于碰撞危險的汽車及時報警有利于減少交通事故,提高道路交通安全。由于理論計算的安全車距首先要以保障安全為前提,經(jīng)常與駕駛員在行駛
          • 關(guān)鍵字: ARM9  DSP  汽車  碰撞預(yù)警    

          飛思卡爾宏蜂窩產(chǎn)品完善QorIQ Qonverge片上基站組合

          • 飛思卡爾在其QorIQ Qonverge產(chǎn)品線上增加了宏蜂窩片上系統(tǒng)解決方案,推出了業(yè)界首個基于通用架構(gòu)的片上基站組合。飛思卡爾新的 QorIQ Qonverge B4420 基帶處理器可提供較高的吞吐量,允許最多 250 位用戶同時進(jìn)行多模操作,且支持LTE、LTE高級和WCDMA(HSPA+)標(biāo)準(zhǔn)。
          • 關(guān)鍵字: 飛思卡爾  B4420  宏蜂窩  DSP  201210  

          Altera在28-nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理設(shè)計

          • Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。
          • 關(guān)鍵字: Altera  FPGA  DSP  
          共3928條 60/262 |‹ « 58 59 60 61 62 63 64 65 66 67 » ›|

          dsp 介紹

            DSP數(shù)字信號處理(Digital Signal Processing,簡稱DSP)是一門涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀(jì)60年代以來,隨著計算機(jī)和信息技術(shù)的飛速發(fā)展,數(shù)字信號處理技術(shù)應(yīng)運(yùn)而生并得到迅速的發(fā)展。數(shù)字信號處理是一種通過使用數(shù)學(xué)技巧執(zhí)行轉(zhuǎn)換或提取信息,來處理現(xiàn)實(shí)信號的方法,這些信號由數(shù)字序列表示。在過去的二十多年時間里,數(shù)字信號處理已經(jīng)在通信等領(lǐng)域得到極為廣泛 [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473