日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpu ip

          cpu ip 文章 最新資訊

          基于IP復用和SOC技術(shù)的微處理器FSPLCSOC模塊設計

          • 基于IP復用和SOC技術(shù)的微處理器FSPLCSOC模塊設計,1 引言   文中采用IP核復用方法和SOC技術(shù)基于AVR 8位微處理器AT90S1200IP Core設計專用PLC微處理器FSPLCSOC模塊。隨著芯片集成程度的飛速提高,IC產(chǎn)業(yè)中形成了以片上系統(tǒng)SOC(System-on-Chip)技術(shù)為主的設計方式。一
          • 關(guān)鍵字: FSPLCSOC  模塊  設計  微處理器  技術(shù)  IP  復用  SOC  基于  

          多核和多線程技術(shù)可大幅提升Android網(wǎng)頁瀏覽性能

          • 采用多核技術(shù)提升 CPU 馬力,是一種通過硬件提供更高系統(tǒng)性能的日益常見的做法。即使對許多視成本和功耗為重要設計考慮的大量消費性應用,也是如此。但是,升級到多核系統(tǒng)并無法保證一定能夠提升性能或改善用戶體驗。因為提升系統(tǒng)性能不僅是硬件方面的問題,軟件也必須能充分利用并行硬件資源。然而軟件一直在改變 —— 系統(tǒng)變得越來越復雜,以至于在許多情況下,多個進程和線程在同時運行;同時,應用程序也在被優(yōu)化,以便在多處理硬件的趨勢中更加受益。
          • 關(guān)鍵字: MIPS  CPU  Android  

          英特爾公司督促軟件開發(fā)商關(guān)注節(jié)能

          •   英特爾公司的Clay Breshears日前在官方博客上發(fā)文批評軟件開發(fā)商懶于優(yōu)化代碼以提高CPU能效。這篇博文實際上是七年前Herb Sutter的一篇文章的延續(xù),當時Herb Sutter發(fā)文督促軟件開發(fā)商從單核向多核轉(zhuǎn)變以提高CPU性能。這兩篇文章的內(nèi)容相似,不過彼時面臨的情況不同。   2004年發(fā)表的文章時值CPU從單核向多核邁進,英特爾刊文要求軟件開發(fā)商為多核優(yōu)化,提高CPU的并行處理能力?,F(xiàn)在來看,很多軟件已經(jīng)支持多線程了,英特爾又要開發(fā)商注重能效了,言外之意就是CPU負擔過重,開發(fā)商
          • 關(guān)鍵字: 英特爾  CPU  

          Intel發(fā)布可用太陽能驅(qū)動的CPU

          •   Intel在去年9月于舊金山舉行的IDF上展示了一顆能用太陽能電池驅(qū)動的超低功耗處理器。本周IEEE召開的半導體技術(shù)會議ISSCC2012上Intel正式公布了這一CPU的技術(shù)細節(jié)。   除3DTri-Gate晶體管外,ISSCC上Intel著重推介的是近閾值電壓(Near-Threshold Voltage)技術(shù)。目前的CPU在核心電壓降至一定水準以后根本無法啟動,給低電壓低功耗處理器的研發(fā)帶來了一定困難,而Intel的近閾值電壓技術(shù)使得邏輯電路中的器件在超低電壓下仍能正常運轉(zhuǎn)。   IDF上I
          • 關(guān)鍵字: Intel  CPU  

          MCU&USB設備控制器IP核的設計

          • MCUUSB設備控制器IP核的設計,摘要:用硬件描述語言verilog HDL設計實現(xiàn)了一種MCUUSB設備控制器IP核。論文首先簡要介紹了設計的背景,重點對自主研發(fā)的將MCUUSB控制器集成于一個芯片的設計和研究分析。最后給出nc-verilog功能仿真方案以及FPGA驗
          • 關(guān)鍵字: 設計  IP  控制器  設備  MCU&USB  

          基于8086 CPU 的單芯片計算機系統(tǒng)的設計

          • 基于8086 CPU 的單芯片計算機系統(tǒng)的設計,1 引言隨著超大規(guī)模集成電路工藝的發(fā)展,在一顆芯片上集成上百萬甚至上億個晶體管已成為現(xiàn)實?,F(xiàn)在,芯片廠商都以面積最小化、功能最大化作為自己的發(fā)展方向,深亞微米效應理論及IP 核技術(shù)越來越受到理論界和工業(yè)界的
          • 關(guān)鍵字: 設計  計算機系  單芯片  CPU  基于  

          一種帶Cache的嵌入式CPU的設計與實現(xiàn)

          • 一種帶Cache的嵌入式CPU的設計與實現(xiàn),摘 要: 基于FPGA平臺實現(xiàn)了嵌入式RISC CPU的設計。根據(jù)項目要求,實現(xiàn)指令集為MIPS CPU指令集的一個子集,分析指令處理過程,構(gòu)建了嵌入式CPU的5級數(shù)據(jù)通路。分析了流水線產(chǎn)生的相關(guān)性問題,采用數(shù)據(jù)前推技術(shù)和軟件
          • 關(guān)鍵字: 實現(xiàn)  設計  CPU  嵌入式  Cache  

          基于FPGA的可重構(gòu)嵌入式運動控制卡設計與實現(xiàn)

          • 運動控制系統(tǒng)廣泛應用于數(shù)控機床、機器人、自動生產(chǎn)線等各類工業(yè)裝備的控制過程。隨著現(xiàn)代制造業(yè)走向高速化、柔性化,對于運動控制系統(tǒng)不但要求具備高性能的控制能力,而且需要具備一定的重配置能力,以適應控制對象的變化。
          • 關(guān)鍵字: FPGA  CPU  ARM  

          Intel Haswell上市時間首曝

          •   只能說許多人想到了過程卻沒想到結(jié)果:土耳其爆料王DonanimHaber昨日透露的一張Intel最新的臺式機CPU路線圖顯示,Ivy Bridge的繼任者Haswell將于2013年5-6月之間正式上市。   作為Intel這一代Tick-Tock戰(zhàn)略中Tock的一代,雖然Haswell在去年九月的IDF上就已經(jīng)展示過早期樣品,不過沒想到的是預定的時間會這么快。此外高端部分看上去屆時仍將由Ivy Bridge-E占據(jù),和4月Ivy Bridge發(fā)布時的情況類似。   至于Haswell方面,已經(jīng)知
          • 關(guān)鍵字: Intel  CPU  Ivy Bridge  

          基于嵌入式無線CPU 短信通信終端系統(tǒng)的設計

          • 基于嵌入式無線CPU 短信通信終端系統(tǒng)的設計,摘要: 本論文闡述了基于嵌入式無線CPU 短信息通信終端的設計方案、開發(fā)方法和開發(fā)過程, 在設計中利用C8051F020單片機和新一代嵌入式無線CPU, 實現(xiàn)了一款具有短信收發(fā)功能的終端系統(tǒng)。完成了IGT啟動電路、單片機與PC
          • 關(guān)鍵字: 終端  系統(tǒng)  設計  通信  短信  嵌入式  無線  CPU  基于  

          淺談基于CPU卡的流量計功能要求及設計方案

          • 隨著城市燃氣用戶的快速發(fā)展及應用,CPU卡流量計因功能強大、安全性能強的優(yōu)點在城市燃氣應用中越來越廣泛,它取代了傳統(tǒng)的上門抄表工作,為燃氣公司節(jié)省了大量的人力、物力。根據(jù)CPU卡以及城市燃氣的特點,設計了用
          • 關(guān)鍵字: 設計  方案  要求  功能  CPU  流量計  基于  

          嵌入式微處理器IP core設計與分析

          • 嵌入式微處理器IP core設計與分析,摘要:本文在對傳統(tǒng)微控制器進行系統(tǒng)分析的基礎(chǔ)上,提出了一種較好的改進設計方法。回避了傳統(tǒng)微控制器基于累加器的ALU結(jié)構(gòu)及算術(shù)邏輯指令:并在指令執(zhí)行時序上盡量減少指令執(zhí)行所需的時鐘周期。通過仿真驗證證明該設
          • 關(guān)鍵字: 設計  分析  core  IP  微處理器  嵌入式  

          基于FPGA及嵌入式CPU(NiosⅡ)的TFT-LCD接口設計

          • 基于FPGA及嵌入式CPU(NiosⅡ)的TFT-LCD接口設計,摘要:本文介紹了一種基于 FPGA及 NiosII軟核處理器與 TFT-LCD接口的方法。它直接采用 CPU對存貯器的讀寫,實現(xiàn)了對 TFT-LCD屏的實時操作。它具有直接、有效和速度快等特點。該設計使 CPU對 TFT-LCD的控制極其簡單化
          • 關(guān)鍵字: TFT-LCD  接口  設計  Nios  CPU  FPGA  嵌入式  基于  

          基于嵌入式Linux的TFT LCD IP及驅(qū)動的設計

          • 系統(tǒng)總體設計方案本系統(tǒng)的總體設計框圖如圖1所示。
            圖1 系統(tǒng)框圖

            Nios II處理器在SDRAM中開辟幀緩沖(Frame buffer),可以是單緩沖也可以是雙緩沖。以單緩沖為例。處理器將一幀圖像數(shù)據(jù)(640times;480times;2Byt
          • 關(guān)鍵字: IP  驅(qū)動  設計  LCD  TFT  嵌入式  Linux  基于  

          新型數(shù)字化故障錄波器方案

          • 電力系統(tǒng)故障錄波器是故障錄波器用于電力系統(tǒng),可在系統(tǒng)發(fā)生故障時,自動地、準確地記錄故障前、后過程的各...
          • 關(guān)鍵字: 協(xié)議轉(zhuǎn)換器  錄波器  CPU  
          共2020條 80/135 |‹ « 78 79 80 81 82 83 84 85 86 87 » ›|

          cpu ip介紹

          您好,目前還沒有人創(chuàng)建詞條cpu ip!
          歡迎您創(chuàng)建該詞條,闡述對cpu ip的理解,并與今后在此搜索cpu ip的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473