日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> asic

          asic 文章 最新資訊

          泰克榮獲ARM TechCon軟件類(lèi)“最佳產(chǎn)品獎(jiǎng)“

          • 全球示波器市場(chǎng)的領(lǐng)導(dǎo)廠(chǎng)商—泰克公司日前宣布,榮獲了 ARM TechCon 軟件類(lèi)“最佳產(chǎn)品獎(jiǎng)“(Best in Show Award)。在最近收購(gòu)了Veridae Systems后成立的泰克嵌入式儀器事業(yè)部憑借其針對(duì)ASIC和FPGA驗(yàn)證與調(diào)試的 Clarus 和 Certus 工具而獲得了該獎(jiǎng)項(xiàng)。
          • 關(guān)鍵字: 泰克  示波器  ASIC   

          基于H.264的Exp-Golomb解碼器ASIC設(shè)計(jì)

          • 本文的研究目標(biāo)是設(shè)計(jì)H.264標(biāo)準(zhǔn)中的Exp-Golomb解碼器,在對(duì)其算法進(jìn)行深入探討的基礎(chǔ)上,提出了一種高效且低成本的ASIC實(shí)現(xiàn)方案。

            Exp-Golomb編碼原理及解碼算法分析

            在H.264基本規(guī)范中,除了殘差變
          • 關(guān)鍵字: ASIC  設(shè)計(jì)  解碼器  Exp-Golomb  H.264  基于  

          博世授予ADI 公司2009-2010年度最佳供應(yīng)商稱(chēng)號(hào)

          • Analog Devices, Inc. (NYSE:ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商及汽車(chē)行業(yè)的長(zhǎng)期合作伙伴,近日榮獲2009-2010年度“博世最佳供應(yīng)商大獎(jiǎng)”。此項(xiàng)殊榮源于 ADI 在電子產(chǎn)品領(lǐng)域(ASIC 和 ASSP)的杰出服務(wù),尤其是其所提供的模擬和混合信號(hào)產(chǎn)品專(zhuān)門(mén)針對(duì)具體應(yīng)用而設(shè)計(jì),完全符合汽車(chē)工業(yè)極高的質(zhì)量和可靠性標(biāo)準(zhǔn)。
          • 關(guān)鍵字: ADI  ASIC   

          基帶信號(hào)QPSK調(diào)制與脈沖成型濾波器ASIC實(shí)現(xiàn)

          • 摘要:WCDMA基帶處理器上行方向采用QPSK調(diào)制方式與根升余弦脈沖成型濾波器產(chǎn)生3GPP WCDMA協(xié)議25.213 Release6中規(guī)定的基帶信號(hào)。文章介紹了QPSK調(diào)制與此同時(shí)脈沖成型的基本原理,并給出了該調(diào)制方式與成型濾波器的A
          • 關(guān)鍵字: 濾波器  ASIC  實(shí)現(xiàn)  成型  脈沖  信號(hào)  QPSK  調(diào)制  基帶  

          一種ASIC硬件圖像匹配最大互相關(guān)算法的設(shè)計(jì)和實(shí)現(xiàn)

          • 一種ASIC硬件圖像匹配最大互相關(guān)算法的設(shè)計(jì)和實(shí)現(xiàn),圖像匹配是指通過(guò)一定的匹配算法在兩幅或多幅圖像之間識(shí)別同名點(diǎn),如二維圖像匹配中通過(guò)比較目標(biāo)區(qū)和搜索區(qū)中相同大小的窗口的相關(guān)系數(shù),取搜索區(qū)中相關(guān)系數(shù)最大所對(duì)應(yīng)的窗口中心點(diǎn)作為同名點(diǎn)。其實(shí)質(zhì)是在基元相似性
          • 關(guān)鍵字: 相關(guān)  算法  設(shè)計(jì)  實(shí)現(xiàn)  最大  匹配  ASIC  硬件  圖像  一種  

          數(shù)字下變頻(DDC)中坐標(biāo)變換模塊的ASIC實(shí)現(xiàn)

          • 數(shù)字下變頻(DDC)中坐標(biāo)變換模塊的ASIC實(shí)現(xiàn),數(shù)字下變頻器中坐標(biāo)變換模塊的ASIC實(shí)現(xiàn)1.引言

            數(shù)字下變頻(DDC)技術(shù)是軟件無(wú)線(xiàn)電接收機(jī)的核心技術(shù)。其基本功能是從輸人的寬帶高速數(shù)字信號(hào)中提取所需的窄帶信號(hào),將其下變頻為數(shù)字基帶信號(hào),并轉(zhuǎn)換成較低的數(shù)據(jù)率
          • 關(guān)鍵字: 模塊  ASIC  實(shí)現(xiàn)  變換  坐標(biāo)  變頻  DDC  數(shù)字  

          數(shù)字下變頻器中坐標(biāo)變換模塊的ASIC實(shí)現(xiàn)

          • 1.引言數(shù)字下變頻(DDC)技術(shù)是軟件無(wú)線(xiàn)電接收機(jī)的核心技術(shù)。其基本功能是從輸人的寬帶高速數(shù)字信號(hào)...
          • 關(guān)鍵字: 數(shù)字下變頻  DDC  ASIC  坐標(biāo)變換  

          ASIC后端設(shè)計(jì)中的時(shí)鐘樹(shù)綜合

          • 摘要:時(shí)鐘樹(shù)綜合是當(dāng)今集成電路設(shè)計(jì)中的重要環(huán)節(jié),因此在FFT處理器芯片的版圖設(shè)計(jì)過(guò)程中,為了達(dá)到良好的布局效果,采用時(shí)序驅(qū)動(dòng)布局,同時(shí)限制了布局密度;為了使時(shí)鐘偏移盡可能少,采用了時(shí)鐘樹(shù)自動(dòng)綜合和手動(dòng)修改
          • 關(guān)鍵字: ASIC  后端設(shè)計(jì)  時(shí)鐘樹(shù)    

          賽靈思變革生態(tài)系統(tǒng)加速可編程平臺(tái)主流應(yīng)用進(jìn)程

          •   日前, 全球可編程平臺(tái)領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,為建立新的 FPGA 應(yīng)用市場(chǎng), 賽靈思公司將通過(guò)其開(kāi)放式平臺(tái)以及對(duì)業(yè)界重要標(biāo)準(zhǔn)的支持變革生態(tài)系統(tǒng), 推動(dòng)賽靈思聯(lián)盟計(jì)劃向縱深層次發(fā)展。作為該計(jì)劃的一部分, 賽靈思將幫助 FPGA 用戶(hù)根據(jù)其具體的設(shè)計(jì)與開(kāi)發(fā)要求更方便快捷地找到理想的合作伙伴, 同時(shí)提升客戶(hù)與賽靈思聯(lián)盟計(jì)劃成員合作時(shí)的滿(mǎn)意度和質(zhì)量。   賽靈思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級(jí)總監(jiān) Dave Tokic 指出: “客戶(hù)開(kāi)始越來(lái)
          • 關(guān)鍵字: Xilinx  ASIC  ASSP  

          三大系列28nm器件成功融入主流高端ASIC和ASSP市場(chǎng)

          •   自上世紀(jì)80年代中期FPGA作為1,500 ASIC等效門(mén)器件首次進(jìn)入市場(chǎng)以來(lái),F(xiàn)PGA已經(jīng)取得了長(zhǎng)足的發(fā)展。二十年后,隨著賽靈思新款7系列的推出,F(xiàn)PGA準(zhǔn)備實(shí)踐其曾經(jīng)的承諾,即在某天完全取代ASIC,成為電子行業(yè)的主流邏輯IC。隨著7系列FPGA的推出,通過(guò)更低的傳統(tǒng)上由ASIC和ASSP占據(jù)主要地位的中低批量應(yīng)用市場(chǎng)的總擁有成本,同時(shí)為大批量應(yīng)用市場(chǎng)提供等同的總擁有成本,賽靈思進(jìn)而從PLD生產(chǎn)商搖身一變成為了一流的邏輯IC供應(yīng)商。另外,這種總擁有成本上的優(yōu)勢(shì)與傳統(tǒng)上FPGA能夠加速產(chǎn)品面市和降低
          • 關(guān)鍵字: Xilinx  28nm  ASIC  ASSP  

          智能卡控制器IP核的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:本文介紹了一款兼容ISO7816-3協(xié)議的智能卡控制器IP核。該IP核能實(shí)現(xiàn)對(duì)智能卡的探測(cè)、電源管理、復(fù)位和...
          • 關(guān)鍵字: ASIC  ISO7816  智能卡  IP核  Verilog  語(yǔ)言  

          ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)

          • ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì),ASIC和FPGA具有不同的價(jià)值主張,在作出選擇前必須仔細(xì)評(píng)估。兩種種技術(shù)對(duì)比。這里介紹了ASIC和FPGA 的優(yōu)勢(shì)與劣勢(shì):FPGA與ASIC的設(shè)計(jì)優(yōu)勢(shì)
            FPGA 的設(shè)計(jì)優(yōu)勢(shì)
          • 關(guān)鍵字: 劣勢(shì)  優(yōu)勢(shì)  FPGA  ASIC  

          ASIC原型驗(yàn)證板DDR2 速率再攀高峰

          •   唐芯微電子(Infix-IP)Altera Stratix IV 530/820 FPGA單顆(MB3100-A5/8)和雙顆(D-MB3100A)原型驗(yàn)證平臺(tái)半年來(lái)在用戶(hù)項(xiàng)目使用中,從性能、價(jià)格、穩(wěn)定性來(lái)說(shuō)已得到了用戶(hù)的很高評(píng)價(jià),當(dāng)然,唐芯微人還是不失抓住每一次售后機(jī)會(huì),把握用戶(hù)提出的問(wèn)題和建議,配合用戶(hù)完成項(xiàng)目的同時(shí)對(duì)這款產(chǎn)品進(jìn)行一次次優(yōu)化修正,不但用戶(hù)對(duì)唐芯微電子售后服務(wù)有了更進(jìn)一步體會(huì),而且?guī)醉?xiàng)技術(shù)成果的突破也讓用戶(hù)刮目相看。   比如,在這一定要再提一下的是,經(jīng)過(guò)唐芯微(Infix-IP)
          • 關(guān)鍵字: 唐芯微電子  ASIC  

          ASIC原型驗(yàn)證板DDR2 速率再攀高峰

          •   唐芯微電子(Infix-IP)Altera Stratix IV 530/820 FPGA單顆(MB3100-A5/8)和雙顆(D-MB3100A)原型驗(yàn)證平臺(tái)半年來(lái)在用戶(hù)項(xiàng)目使用中,從性能、價(jià)格、穩(wěn)定性來(lái)說(shuō)已得到了用戶(hù)的很高評(píng)價(jià),當(dāng)然,唐芯微人還是不失抓住每一次售后機(jī)會(huì),把握用戶(hù)提出的問(wèn)題和建議,配合用戶(hù)完成項(xiàng)目的同時(shí)對(duì)這款產(chǎn)品進(jìn)行一次次優(yōu)化修正,不但用戶(hù)對(duì)唐芯微電子售后服務(wù)有了更進(jìn)一步體會(huì),而且?guī)醉?xiàng)技術(shù)成果的突破也讓用戶(hù)刮目相看。
          • 關(guān)鍵字: ASIC  DDR2  

          面向ASIC和FPGA設(shè)計(jì)的多點(diǎn)綜合技術(shù)

          • 面向ASIC和FPGA設(shè)計(jì)的多點(diǎn)綜合技術(shù),隨著設(shè)計(jì)復(fù)雜性增加,傳統(tǒng)的綜合方法面臨越來(lái)越大的挑戰(zhàn)。為此,Synplicity公司開(kāi)發(fā)了同時(shí)適用于FPGA或 ASIC設(shè)計(jì)的多點(diǎn)綜合技術(shù),它集成了“自上而下”與“自下而上”綜合方法的優(yōu)勢(shì),能提供高結(jié)
          • 關(guān)鍵字: 綜合  技術(shù)  設(shè)計(jì)  FPGA  ASIC  面向  
          共522條 15/35 |‹ « 13 14 15 16 17 18 19 20 21 22 » ›|

          asic介紹

          ASIC(Application Specific Integrated Circuit)是專(zhuān)用集成電路。 目前,在集成電路界ASIC被認(rèn)為是一種為專(zhuān)門(mén)目的而設(shè)計(jì)的集成電路。是指應(yīng)特定用戶(hù)要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶(hù)的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點(diǎn)。 ASIC分 [ 查看詳細(xì) ]

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473