日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 1553b-pci

          1553b-pci 文章 最新資訊

          視頻并行處理系統(tǒng)分析與設(shè)計

          • 視頻數(shù)據(jù)處理的特點是數(shù)據(jù)量大,而且各種視頻處理模塊的數(shù)據(jù)交換頻繁,實時性要求高。為了滿足海量視頻數(shù)據(jù)的處理,提出了一種利用非透明橋連接多個CPU橋連的硬件架構(gòu)及其并行處理方法,實現(xiàn)視頻的并行處理。本系統(tǒng)突破了單個高性能CPU的計算能力,大大提高了海量視頻信號的處理能力;而且該處理方法不會單純地依靠硬件技術(shù)如CPU處理速度等的發(fā)展,可以通過合理調(diào)節(jié)視頻處理步驟來實現(xiàn)快速視頻處理的功能。
          • 關(guān)鍵字: 非透明橋  PCI-E協(xié)議  并行運算  視頻  同步機(jī)制  201508  

          基于FPGA與PCI總線的并行計算平臺設(shè)計實現(xiàn)

          •   當(dāng)前對于各種加密算法。除了有針對性的破解算法,最基本的思想就是窮舉密鑰進(jìn)行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個數(shù)較多,遍歷的時間超過實際可接受的范圍。如果計算速度提高到足夠快。這種遍歷的算法因結(jié)構(gòu)設(shè)計簡便而具有實際應(yīng)用的前景。   PCI總線(外設(shè)互聯(lián)總線)與傳統(tǒng)的總線標(biāo)準(zhǔn)——ISA總線(工業(yè)標(biāo)準(zhǔn)結(jié)構(gòu)總線)相比,具有更高的傳輸率(132MBps)、支持32位處理器及DMA和即插即用等優(yōu)點,用于取代ISA總線而成為目前臺式計算機(jī)的事實I/O總線標(biāo)準(zhǔn),在普通PC
          • 關(guān)鍵字: FPGA  PCI  

          基于NiosⅡ的1553B總線通訊模塊設(shè)計與開發(fā)

          •   自2005年9月LXI總線推出以來,已經(jīng)顯示出其組建測試系統(tǒng)的眾多優(yōu)點?;贚XI總線組建測試系統(tǒng)具有易于使用、靈活性高、模塊化和可擴(kuò)縮性、實現(xiàn)更快的系統(tǒng)吞吐率、可分布式應(yīng)用、長壽命、低成本、通過IEEE1588時鐘同步、機(jī)架空間小、合成儀器等諸多優(yōu)點。   1553B總線的全名為“時分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線”,國內(nèi)多型戰(zhàn)斗機(jī)、軍艦等武器平臺都采用其作為傳輸總線。因此研制基于LXI總線的1553B通訊模塊,不僅能滿足多型武器裝備對1553B總線的測試需求,也對LXI總
          • 關(guān)鍵字: NiosⅡ  1553B  FPGA  

          Silicon Labs推出新型PCI Express緩沖器簡化數(shù)據(jù)中心時鐘設(shè)計

          •   為互聯(lián)網(wǎng)基礎(chǔ)設(shè)施提供高性能時鐘解決方案的領(lǐng)導(dǎo)廠商SiliconLabs(芯科實驗室有限公司)今天宣布推出PCIExpress(PCIe)Gen1/2/3扇出緩沖器,此產(chǎn)品為包括服務(wù)器、存儲器和交換機(jī)在內(nèi)的數(shù)據(jù)中心應(yīng)用而設(shè)計。針對當(dāng)今領(lǐng)先的x86主板和服務(wù)器系統(tǒng),新型的Si5310x/11x/019 PCIe緩沖器是業(yè)內(nèi)最高能效的扇出緩沖器,有效擴(kuò)展了Silicon Labs不斷壯大的PCIe計時產(chǎn)品線。憑借靈活的輸出數(shù)量選項,新型的PCIe緩沖器能夠完整滿足98%的基于x86的服務(wù)器/存儲器主板設(shè)計需
          • 關(guān)鍵字: Silicon Labs  緩沖器  PCI Express  

          基于多傳感器圖像融合的溫度場測試系統(tǒng)

          •   0 引言   發(fā)動機(jī)溫度場的測試是指對壁面溫度與高溫燃?xì)鉁u輪發(fā)動機(jī)燃燒室的熱端部件的測量。發(fā)動機(jī)熱端部件的使用壽命的長短與熱端部件溫度場的分布是否均勻有密切關(guān)系,因此必須對發(fā)動機(jī)溫度場進(jìn)行準(zhǔn)確地測試。   1 研究現(xiàn)狀   目前,國內(nèi)發(fā)動機(jī)生產(chǎn)和修理企業(yè)測試發(fā)動機(jī)某些零部件的溫度場主要有直接接觸法和人工判讀法。直接接觸法是用熱電偶來直接測試發(fā)動機(jī)的零部件溫度,如圖1(a)所示。但用該方法測量誤差大,且只能對某些點的溫度進(jìn)行測量,不能實現(xiàn)對整個溫度場的測量。人工判讀法是指發(fā)動機(jī)生產(chǎn)和修理企業(yè)利用示
          • 關(guān)鍵字: CCD  CMOS  PCI  

          PCI總線數(shù)據(jù)輸出板驅(qū)動程序的開發(fā)

          •   PCI(Perip heral Component Interconnect )是一種先進(jìn)的高性能32/64位局部總線,支持線性突發(fā)傳輸,數(shù)據(jù)最大傳輸率可達(dá)132MB/s。   同時,PCI總線存取延誤小,采用總線主控和同步操作,不受處理器限制,具有自動配置功能,非常適合于高速外設(shè)。所以,它正迅速取代原先的ISA總線成為微型計算機(jī)系統(tǒng)的主流總線。   隨著工業(yè)控制pci設(shè)備的增多,需要開發(fā)大量專用WDM驅(qū)動程序。鑒于直接用ddk開發(fā)驅(qū)動程序難度大,周期長,本文介紹了用DriverStudio套件開
          • 關(guān)鍵字: PCI  DriverStudio  驅(qū)動  

          基于USB3.0和FPGA的多串口傳輸系統(tǒng)設(shè)計

          •   多串口數(shù)據(jù)通信技術(shù)主要研究數(shù)據(jù)的多串口采集、存儲和處理。由于串口通信技術(shù)的廣泛應(yīng)用,使得多串口采集卡一直是研究的熱點,從早期的基于PCI總線的多串口數(shù)據(jù)采集卡到后來的基于USB的多串口數(shù)據(jù)采集卡,以及現(xiàn)在的基于USB3.0的多串口數(shù)據(jù)采集卡。   PCI采集卡由于使用不方便,逐漸被淘汰,目前USB傳輸系統(tǒng)被廣泛應(yīng)用。USB2.0理論傳輸速度為480Mb/s,而USB3.0的傳輸速率可高達(dá)5Gb/s,且在USB2.0的基礎(chǔ)上又增加了超高速傳輸模式。本文設(shè)計的系統(tǒng)中有80個485傳輸通道,每個通道的速率
          • 關(guān)鍵字: USB3.0  FPGA  PCI  

          內(nèi)部設(shè)計精湛 11英寸MacBook Air拆解

          •        前不久蘋果發(fā)布了新一代MacBook Air筆記本。新品在外觀上沒有明顯變化,配置升級至Haswell,并采用了HD 5000核芯顯卡,提升明顯。此外,Air還采用了全新的固態(tài)硬盤,讀寫速度翻倍,內(nèi)置的802.11ac協(xié)議無線網(wǎng)卡也能讓它在網(wǎng)絡(luò)表現(xiàn)上更加出色。 繼之前的新MacBook Air 13英寸機(jī)型拆解之后,今天為大家奉上11英寸款的拆解。機(jī)器好不好,做工是否優(yōu)秀,升級空間如何,您看了拆解自然知曉。        新款MacBook Air的外觀基
          • 關(guān)鍵字: MacBook Air  Haswell  PCI-E  

          基于PEX8648交換芯片的數(shù)據(jù)處理模塊設(shè)計

          •   0 引言   PCI Express是第三代高性能IO總線,在總線結(jié)構(gòu)上采取了根本性的變革,主要體現(xiàn)在兩個方面:一是由并行總線轉(zhuǎn)變?yōu)榇锌偩€;二是采用點到點的互連。將原并行總線結(jié)構(gòu)中橋下面掛連設(shè)備的一條總線變成一條鏈路,一條鏈路可包含一條或多條通路,每條通路由兩對差分信號線組成雙單工的串行傳輸通道,沒有專用的數(shù)據(jù)、地址、控制和時鐘線,總線上各種事務(wù)組成信息包來傳送。點到點的互連方式使得每個設(shè)備由獨立的鏈路連接,獨享帶寬,這是提高傳輸速率的有效解決方案。   隨著數(shù)量不斷增長的PCIe處理單元和外設(shè)
          • 關(guān)鍵字: PCI Express  PEX8648  PowerPC8640  

          如何優(yōu)化PCIe 應(yīng)用中的時鐘分配

          •   PCI Express® (PCIe®) 是一項業(yè)界領(lǐng)先的標(biāo)準(zhǔn)輸入/輸出 (I/O) 技術(shù),是服務(wù)器、個人電腦以及其它應(yīng)用中最常用的 I/O 接口之一。該標(biāo)準(zhǔn)多年來不斷發(fā)展,以適應(yīng)更高的數(shù)據(jù)速率(見表 1)。第 3 代 PCIe 引入了全新的編碼方案,其可在不增加數(shù)據(jù)速率一倍的情況下,將數(shù)據(jù)吞吐量提升一倍。PCI-SIG 近期宣布推出的第 4 代 PCIe 具有 16 G 每秒傳輸 (GT/s) 的比特率。第 4 代的規(guī)范預(yù)計將在 2014 或 2015 年發(fā)布。 表 1:各代
          • 關(guān)鍵字: PCI Express  時鐘  RefClk  

          一種基于PCI交換的數(shù)據(jù)處理模塊設(shè)計

          •   摘要:PCI Express突破傳統(tǒng)總線,采用點到點的互連方式,每個設(shè)備都由獨立的鏈路連接,獨享帶寬,提高傳輸速率。PCIE交換和橋接器提供協(xié)議轉(zhuǎn)換能力為系統(tǒng)間的互連帶來了便捷的解決方案,同時豐富了整個應(yīng)用環(huán)境。本文基于PEX8648交換芯片設(shè)計實現(xiàn)了多PCIE設(shè)備互連的數(shù)據(jù)處理模塊,對其硬件結(jié)構(gòu)及軟件配置方法進(jìn)行了詳細(xì)介紹。   0 引言   PCI Express是第三代高性能IO總線,在總線結(jié)構(gòu)上采取了根本性的變革,主要體現(xiàn)在兩個方面:一是由并行總線轉(zhuǎn)變?yōu)榇锌偩€;二是采用點到點的互連。將原
          • 關(guān)鍵字: PCI Express  PEX8648  數(shù)據(jù)處理模塊  

          IDT 發(fā)布 1.5 伏特 PCI Express 時鐘緩沖器系列,實現(xiàn)行業(yè)領(lǐng)先的空間和節(jié)能

          •   集成元件技術(shù)公司 (IDT®)今天發(fā)布了業(yè)內(nèi)第一個 1.5 伏特 PCI Express (PCIe®) 緩沖器系列,擴(kuò)展了其領(lǐng)先的 PCIe 時鐘產(chǎn)品組合。 IDT 新的 U 系列超低功率 PCIe 緩沖器運行在與流行的SoC 和現(xiàn)場可編程門陣列 (FPGA) 相同的供給電壓下,使得設(shè)計師能夠使用相同的電源軌,從而降低系統(tǒng)復(fù)雜性、實際大小和功耗。   9DBU 緩沖器提供 2 至 9 個輸出配置,可應(yīng)對幾乎任何 PCIe 應(yīng)用,支持非 PLL 扇出和 PLL 零延遲緩沖模式。  
          • 關(guān)鍵字: IDT  PCI Express  FPGA  

          一種基于通用型PCI接口的VHDL-CPLD設(shè)計

          •   用CPLD設(shè)計所構(gòu)成的CPI接口系統(tǒng)具有簡潔、可靠等優(yōu)點,是一種行之有效的設(shè)計途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設(shè)計PCI 常規(guī)傳輸系統(tǒng)的文章。但用這些方法在MzxPlusII、Fundition等環(huán)境下進(jìn)行模擬仿真時,其產(chǎn)生的時序往往與PCI規(guī)范有很大出入。雖然 Altera 等公司推出PCI核可以直接使用,但這樣的內(nèi)核占用CPLD資源較多,且能適配的器件種類少,同時價格也高,在實際設(shè)計應(yīng)用中有很大的局限性。因此,使用通用型CPLD器件設(shè)計簡易型PCI接口有很大的現(xiàn)實意義。在Compac
          • 關(guān)鍵字: PCI  VHDL-CPLD  Compact接口  

          基于MPC8280的PCI驅(qū)動設(shè)計方案

          •   摘要 芯片MPC8280的主頻最高為450 MHz,僅靠運行在其上的軟件雖可實現(xiàn)路由交換功能,但交換容量僅約為40 Mbit·s-1,無法滿足多路千兆交換性能要求。利用MPC8280的PCI口外接千兆交換芯片BCM56514,能突破這一性能瓶頸?;贛PC8280的PCI驅(qū)動,使得MPC8280通過PCI內(nèi)存空間讀寫操作、配置空間讀寫操作和I/O空間的讀寫操作,并實現(xiàn)對BCM56514的配置、控制及路由表的更新,從而使MPC8280在路由交換領(lǐng)域得以應(yīng)用。   近年來,多媒體通信技術(shù)應(yīng)
          • 關(guān)鍵字: MPC8280  PCI  BCM56514  

          Synopsys發(fā)布業(yè)界首款完整的PCI Express 4.0 IP解決方案

          •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.,納斯達(dá)克股票市場代碼:SNPS)日前發(fā)布了業(yè)界首款完整的PCI Express 4.0 IP解決方案,它由DesignWare PHY、控制器和Verification IP(VIP)組成,專門針對諸如服務(wù)器、網(wǎng)絡(luò)設(shè)備、存儲系統(tǒng)以及固態(tài)硬盤(SSD)等企業(yè)級計算應(yīng)用。PCI Express 4.0是PCI Express I/O的下一代標(biāo)準(zhǔn),其吞吐量增加了一倍至16 GT/s,目前外
          • 關(guān)鍵字: Synopsys  PCI Express  IP  
          共424條 6/29 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|

          1553b-pci介紹

          您好,目前還沒有人創(chuàng)建詞條1553b-pci!
          歡迎您創(chuàng)建該詞條,闡述對1553b-pci的理解,并與今后在此搜索1553b-pci的朋友們分享。    創(chuàng)建詞條

          1553b-pci專欄文章

          更多

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473