精確異常處理 文章 最新資訊
32位嵌入式CPU中系統(tǒng)控制協處理器的設計
- 摘 要:系統(tǒng)控制協處理器是MIPS體系結構CPU中必需的一個單元模塊。它最主要的功能就是利用一系列特權寄存器記錄當前CPU所處的狀態(tài),負責異常/中斷處理,提供指令正常執(zhí)行所需的環(huán)境。本文論述了一個實現MIPS 4Kc指令集CPU中系統(tǒng)控制協處理器的設計,包括對特權寄存器寫操作的實現,精確異常處理機制和全定制后端物理設計。關鍵詞:系統(tǒng)控制協處理器;精確異常處理;流水線;全定制 MIPS體系結構中的系統(tǒng)控制協處理器簡稱CP0,它提供指令正常執(zhí)行所需的環(huán)境,進
- 關鍵字: 嵌入式系統(tǒng) 單片機 系統(tǒng)控制協處理器 精確異常處理 流水線 嵌入式
| 共1條 1/1 1 |
精確異常處理介紹
您好,目前還沒有人創(chuàng)建詞條精確異常處理!
歡迎您創(chuàng)建該詞條,闡述對精確異常處理的理解,并與今后在此搜索精確異常處理的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對精確異常處理的理解,并與今后在此搜索精確異常處理的朋友們分享。 創(chuàng)建詞條
