電路功能與優(yōu)勢(shì)圖1中的電路是一款完整的18位、5 MSPS、低功耗、低噪聲、高精度數(shù)據(jù)采集信號(hào)鏈解決方案,功耗僅122 mW?;鶞?zhǔn)電壓源、基準(zhǔn)電壓源緩沖器、驅(qū)動(dòng)放大器和ADC提供優(yōu)化解決方案,具有業(yè)界領(lǐng)先的99 dB SNR和
關(guān)鍵字:
數(shù)據(jù)采集 ADC 放大器 基準(zhǔn)電壓源
簡(jiǎn)介逐次逼近型模數(shù)轉(zhuǎn)換器(因其逐次逼近型寄存器而稱為SAR ADC)廣泛運(yùn)用于要求最高18 位分辨率和最高5 MSPS 速率的應(yīng)用中。其優(yōu)勢(shì)包括尺寸小、功耗低、無(wú)流水線延遲和易用。主機(jī)處理器可以通過(guò)多種串行和并行接口(
關(guān)鍵字:
逐次逼近 ADC SAR
近年來(lái),隨著通信和多媒體市場(chǎng)的快速增長(zhǎng),數(shù)字系統(tǒng)無(wú)論在處理能力還是處理速度上都取得了飛速的發(fā)展,因此對(duì)作為模擬信號(hào)通向數(shù)字信號(hào)橋梁的模數(shù)轉(zhuǎn)換器(ADC)的性能要求也越來(lái)越高 [1]。在各種ADC結(jié)構(gòu)中,流水線ADC在
關(guān)鍵字:
bit ADC MS
簡(jiǎn)介最高 18 位分辨率、10 MSPS 采樣速率的逐次逼近型模數(shù)轉(zhuǎn)換器(ADC)可以滿足許多數(shù)據(jù)采集應(yīng)用的需求,包括便攜式、工 業(yè)、醫(yī)療和通信應(yīng)用。本文介紹如何初始化逐次逼近型 ADC 以實(shí)現(xiàn)有效轉(zhuǎn)換。逐次逼近型架構(gòu)逐次
關(guān)鍵字:
逐次逼近 ADC SAR
研究電源噪聲時(shí)有三個(gè)熟悉的術(shù)語(yǔ),分別是:PSRR-DC、PSRR-AC和PSMR。其中PSRR表示電源抑制比,PSMR表示電源調(diào)制比。為了理解電源噪聲入口,需要了解這些術(shù)語(yǔ),以及它們對(duì)于ADC的含義。 一般而言,這些術(shù)語(yǔ)告訴我們?nèi)?/li>
關(guān)鍵字:
ADC 電源噪聲 PSRR PSMR
通過(guò)ADC進(jìn)行信號(hào)采樣是MCU應(yīng)用的常見(jiàn)任務(wù),這可以將連續(xù)模擬信號(hào)轉(zhuǎn)換為一系列離散的數(shù)字?jǐn)?shù)據(jù)供MCU處理。在某些應(yīng)用中,單個(gè)ADC需要以高采樣率對(duì)多個(gè)通道進(jìn)行采樣。例如電源監(jiān)測(cè)系統(tǒng)的管理子系統(tǒng)需要對(duì)多個(gè)穩(wěn)壓電源的
關(guān)鍵字:
PSoC ADC 采樣
在考慮噪聲因素以及與ADC模擬輸入和共模電壓節(jié)點(diǎn)有關(guān)的其他失真情況時(shí),自帶開(kāi)關(guān)電容輸入采樣網(wǎng)絡(luò)的ADC同樣也可作為一個(gè)簡(jiǎn)單的指標(biāo)。圖1顯示集成驅(qū)動(dòng)放大器和抗混疊濾波器(AAF)的典型ADC模擬輸入。集成放大器和AAF的
關(guān)鍵字:
噪聲 模擬輸入 ADC
逐次逼近寄存器(SAR)型ADC的謎團(tuán)之一,或者至少是造成嚴(yán)重混淆的原因,就是計(jì)算系統(tǒng)級(jí)的確切電源需求。經(jīng)研究發(fā)現(xiàn),相關(guān)技術(shù)手冊(cè)對(duì)于該技術(shù)規(guī)格讓人難以捉摸,而且令人沮喪。SAR ADC提供一種低功耗方法來(lái)測(cè)量輸入信
關(guān)鍵字:
SAR ADC 模擬技術(shù)
連續(xù)時(shí)間Sigma;-Delta;調(diào)制器(Continuous-Time Delta;Sigma; Modulator)先天上具有對(duì)輸入信號(hào)濾波的效果,可降低前級(jí)濾波器設(shè)計(jì)復(fù)雜度,并提升信號(hào)質(zhì)量,因而成為現(xiàn)今無(wú)線通信系統(tǒng)接收機(jī)(Receiver)設(shè)計(jì)的常用方
關(guān)鍵字:
連續(xù)時(shí)間ΔΣ調(diào)制器 過(guò)采樣 ADC 環(huán)路濾波器
工業(yè)、儀器儀表和醫(yī)療設(shè)備中使用的高性能數(shù)據(jù)采集信號(hào)鏈需要寬動(dòng)態(tài)范圍和高精度。 通過(guò)增加可編程增益放大器,或者并聯(lián)使用多個(gè)ADC,然后利用數(shù)字后處理對(duì)結(jié)果進(jìn)行平均,可以提高ADC的動(dòng)態(tài)范圍,但受制于功耗、空間
關(guān)鍵字:
ADC 動(dòng)態(tài)范圍 過(guò)采樣 SAR型 Σ-Δ型
您可能知道,有效位數(shù) (ENOB) 和有效分辨率都是與 ADC 分辨率有關(guān)的參數(shù)。理解它們的區(qū)別并確定哪個(gè)更具相關(guān)性,是令 ADC 用戶與應(yīng)用工程師等極為困惑的問(wèn)題,經(jīng)常因此發(fā)生爭(zhēng)論。您認(rèn)為哪個(gè)更重要?ADC 的分辨率位數(shù)
關(guān)鍵字:
ADC ENOB 有效分辨率
引言所有模數(shù)轉(zhuǎn)換器(ADC)都有一定數(shù)量的折合到輸入端的噪聲——它被看作一種與無(wú)噪聲ADC的輸入端串聯(lián)的噪聲源模型。不能把折合到輸入端的噪聲與量化噪聲相混淆,量化噪聲僅在ADC處理隨時(shí)間變化的信號(hào)時(shí)有
關(guān)鍵字:
微分線性誤差 輸入噪聲 ADC
連接/參考器件AD7176-2 24位、250 kSPS Sigma;-Delta;型ADC,建立時(shí)間20 mu;sAD8475 精密、可選增益、全差分漏斗放大器ADR445 5 V超低噪聲LDO XFET基準(zhǔn)電壓源評(píng)估和設(shè)計(jì)支持電路評(píng)估板AD7176-2電路評(píng)估板(EVAL-A
關(guān)鍵字:
電源技術(shù) ADC
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)輸出的接口是一項(xiàng)常見(jiàn)的工程設(shè)計(jì)挑戰(zhàn)。本文簡(jiǎn)要介紹各種接口協(xié)議和標(biāo)準(zhǔn),并提供有關(guān)在高速數(shù)據(jù)轉(zhuǎn)換器實(shí)現(xiàn)方案中使用LVDS的應(yīng)用訣竅和技巧。接口方式和標(biāo)準(zhǔn)現(xiàn)場(chǎng)可編程門(mén)陣列
關(guān)鍵字:
FPGA ADC LVDS JESD204 接口方式
在儀器儀表系統(tǒng)中,常常需要將檢測(cè)到的連續(xù)變化的模擬量如:溫度、壓力、流量、速度、光強(qiáng)等轉(zhuǎn)變成離散的數(shù)字量,才能輸入到計(jì)算機(jī)中進(jìn)行處理。這些模擬量經(jīng)過(guò)傳感器轉(zhuǎn)變成電信號(hào)(一般為電壓信號(hào)),經(jīng)過(guò)放大器放大后
關(guān)鍵字:
ADC 逐次逼近 SAR Σ-Δ 雙積分
Δ-∑adc介紹
您好,目前還沒(méi)有人創(chuàng)建詞條Δ-∑adc!
歡迎您創(chuàng)建該詞條,闡述對(duì)Δ-∑adc的理解,并與今后在此搜索Δ-∑adc的朋友們分享。
創(chuàng)建詞條