EEPW首頁(yè) >>
主題列表 >>
(synopsys)
(synopsys) 文章 最新資訊
Altera攜手Synopsys為ASIC設(shè)計(jì)提供Nios II處理器內(nèi)核
- Altera和Synopsys宣布,Altera流行的Nios II處理器內(nèi)核可通過(guò)DesignWare Star IP包提供許可給客戶使用。這一新品擴(kuò)展了Altera現(xiàn)有的FPGA和HardCopy®結(jié)構(gòu)化ASIC產(chǎn)品供給,幫助Nios II用戶將設(shè)計(jì)移植到標(biāo)準(zhǔn)單元ASIC。Nios II處理器內(nèi)核是應(yīng)用最廣泛的FPGA處理器,其客戶群有5,000多家電子設(shè)備生產(chǎn)商,包括世界上排名靠前的OEM。 通過(guò)DesignWare Star IP包,設(shè)計(jì)人員可以使用一流Star IP供應(yīng)商開(kāi)發(fā)的
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Altera Synopsys Nios II MCU和嵌入式微處理器
Synopsys宣布DesignWare® USB 2.0 nanoPHY IP已獲USB標(biāo)志認(rèn)證
- Synopsys公司宣布基于中芯國(guó)際130納米G工藝的DesignWare? USB 2.0 nanoPHY IP已獲USB標(biāo)志認(rèn)證,PCI Express (PCIe) PHY IP已通過(guò)一致性測(cè)試。作為用于PCI Express和 USB 2.0 的完整IP解決方案的領(lǐng)先技術(shù)供應(yīng)商,Synopsys一貫為設(shè)計(jì)者提供高質(zhì)量IP,該IP不但集成風(fēng)險(xiǎn)低、上市時(shí)間短,而且具有很高
- 關(guān)鍵字: 消費(fèi)電子 Synopsys 中芯國(guó)際 USB 消費(fèi)電子
校企合作誰(shuí)獲益
- 近年來(lái),高校與企業(yè)間的合作越來(lái)越多。與《電子產(chǎn)品世界》曾經(jīng)合作過(guò)大學(xué)計(jì)劃的就有TI,NI,Altera,F(xiàn)reescale,Xilinx,ST,Microchip,ARM,英蓓特等很多企業(yè)。大學(xué)通過(guò)與企業(yè)合作,與市場(chǎng)聯(lián)系得更緊密,知道市場(chǎng)更需要什么樣的人才,從企業(yè)引入了資金和項(xiàng)目;學(xué)生通過(guò)參加企業(yè)組織的大學(xué)計(jì)劃,得到了實(shí)踐和鍛煉機(jī)會(huì),從而有更多機(jī)會(huì)在畢業(yè)后進(jìn)入世界一流的企業(yè)工作;企業(yè)通過(guò)組織大學(xué)計(jì)劃,加強(qiáng)了與高校的溝通和聯(lián)系,使企業(yè)形象和技術(shù)理念深入人心,從中獲得了優(yōu)
- 關(guān)鍵字: 高校 企業(yè) 合作 Synopsys ST 大學(xué)計(jì)劃
Synopsys在華確立VMM驗(yàn)證方法標(biāo)準(zhǔn)
- Synopsys今天宣布,由ARM 和 Synopsys 公司推出的SystemVerilog 驗(yàn)證方法學(xué)(VMM)被中國(guó)主要電子公司采用,用于開(kāi)發(fā)先進(jìn)驗(yàn)證環(huán)境。Synopsys 還宣布,《SystemVerilog 驗(yàn)證方法學(xué)》一書中文版已由中國(guó)航空航天大學(xué)出版發(fā)行。至今,本書的英文版已售出3,500多本。 《SystemVerilog 驗(yàn)證方法學(xué)》由 ARM 和 Synopsys 公司的技術(shù)專家共同撰寫,書中描繪了如何使用 SystemVerilog 創(chuàng)建采用覆蓋主導(dǎo)、隨機(jī)約束、基于斷言驗(yàn)證
- 關(guān)鍵字: Synopsys VMM 單片機(jī) 嵌入式系統(tǒng)
Synopsys發(fā)布DESIGN COMPILER 2007
- Synopsys發(fā)布了最新版 DESIGN Compiler 綜合解決方案—— Design Compiler 2007。新版本擴(kuò)展了拓?fù)浼夹g(shù),以加速采用先進(jìn)低功耗和測(cè)試技術(shù)的設(shè)計(jì)收斂,幫助設(shè)計(jì)人員提高生產(chǎn)效率和 IC 性能。 拓?fù)浼夹g(shù)可幫助設(shè)計(jì)人員正確評(píng)估芯片在綜合過(guò)程中的功耗,在設(shè)計(jì)早期解決所有功耗問(wèn)題。此外,還支持 Design Compiler 2007 中新的測(cè)試壓縮技術(shù),在實(shí)
- 關(guān)鍵字: Synopsys 消費(fèi)電子 消費(fèi)電子
Synopsys推出下一代布局布線解決方案
- Synopsys發(fā)布了下一代布局布線解決方案——IC Complier 2007.03版。該版本運(yùn)行時(shí)間更快、容量更大、多角/多模優(yōu)化(MCMM)更加智能、而且具有改進(jìn)的可預(yù)測(cè)性,可顯著提高設(shè)計(jì)人員的生產(chǎn)效率。 同時(shí),新版本還推出了支持正在興起的45納米技術(shù)的物理設(shè)計(jì)。目前,有近百個(gè)采用IC Compiler的客戶設(shè)計(jì)正在進(jìn)行中,訂單金額超過(guò)一億美元。IC Compiler正成為越來(lái)越多市場(chǎng)領(lǐng)先的IC設(shè)計(jì)公司在各種應(yīng)用和廣泛硅技術(shù)中的理想選擇。2007.03&nbs
- 關(guān)鍵字: Synopsys 布局布線 下一代
Synopsys推出IC COMPILER 2007.03版
- Synopsys 今天發(fā)布了下一代布局布線解決方案——IC Complier 2007.03 版。該版本運(yùn)行時(shí)間更快、容量更大、多角/多模優(yōu)化(MCMM)更加智能、而且具有改進(jìn)的可預(yù)測(cè)性,可顯著提高設(shè)計(jì)人員的生產(chǎn)效率。 同時(shí),新版本還推出了支持正在興起的45納米技術(shù)的物理設(shè)計(jì)。目前,有近百個(gè)采用IC Compiler的客戶設(shè)計(jì)正在進(jìn)行中,訂單金額超過(guò)一億美元。IC Compiler正成為越來(lái)越多市場(chǎng)領(lǐng)先的IC設(shè)計(jì)公司在各種應(yīng)用和廣泛硅技術(shù)中的理想選擇。2007.03 版的重大技術(shù)創(chuàng)新將為加速其廣
- 關(guān)鍵字: COMPILER Synopsys 單片機(jī) 嵌入式系統(tǒng)
瑞薩科技選用Synopsys IC Compiler 作為SoC設(shè)計(jì)流程解決方案
- Synopsys宣布,瑞薩科技公司已采用Synopsys IC Compiler 下一代布局布線解決方案用于產(chǎn)品IC 的設(shè)計(jì)流程。隨著瑞薩設(shè)計(jì)項(xiàng)目的日益復(fù)雜化,他們需要滿足各種不同功能模式下的時(shí)序安排。在全面評(píng)估了所有備選方案之后,瑞薩最終選擇了 Synopsys IC Compiler 解決方案,因?yàn)榭梢酝ㄟ^(guò)其真正的多模式功能,經(jīng)并發(fā)優(yōu)化所有時(shí)序模式,從而實(shí)現(xiàn)期望的芯片性能。瑞薩同時(shí)也獲得了轉(zhuǎn)換時(shí)間更短和使用更加簡(jiǎn)便的優(yōu)勢(shì)。 瑞薩科技公司設(shè)計(jì)技術(shù)部DFM & EDA 技術(shù)開(kāi)發(fā)組部門經(jīng)理
- 關(guān)鍵字: SoC Synopsys 單片機(jī) 嵌入式系統(tǒng) 瑞薩科技 SoC ASIC
Synopsys優(yōu)化Hercules物理驗(yàn)證套件完善IBM 65nm 設(shè)計(jì)工具包
- Synopsys宣布,其Hercules™ 物理驗(yàn)證套件 (PVS) 已經(jīng)實(shí)現(xiàn)了先進(jìn)器件參數(shù)測(cè)量功能。該功能的開(kāi)發(fā)可支持IBM 最新發(fā)布的65nm 設(shè)計(jì)工具包,從而幫助IBM晶圓代工客戶應(yīng)用Hercules工具包中的版圖原理圖一致性驗(yàn)證 (LVS) 規(guī)范文件,輕松而準(zhǔn)確地將器件特性與IBM流程相關(guān)聯(lián)。 作為65nm設(shè)計(jì)工具包發(fā)布的一部分,最新的Hercules設(shè)計(jì)規(guī)則檢查(DRC) 也可同時(shí)提供給IBM晶圓代工客戶。這些文件有助于提升精度并優(yōu)化性能。 IBM全球工程解決方案實(shí)施
- 關(guān)鍵字: 65nm Hercules Synopsys 單片機(jī) 嵌入式系統(tǒng)
Synopsys公司中國(guó)員工自發(fā)捐資重建湘西小學(xué)
- 全球領(lǐng)先的電子設(shè)計(jì)自動(dòng)化(EDA)軟件工具領(lǐng)導(dǎo)廠商Synopsys宣布,由中國(guó)員工發(fā)起,全球員工參與的自發(fā)捐資重建的湘西永明小學(xué)新教學(xué)樓,已于2006年底順利竣工,并用上新的名字:新思永明小學(xué)。 Synopsys上海ELC(Employee Leadership Community)組織通過(guò)偶然的機(jī)會(huì)了解到,公司湖南籍員工陽(yáng)小奇的家鄉(xiāng)小學(xué)因缺乏經(jīng)費(fèi)而年久失修,于是自發(fā)號(hào)召Synopsys公司中國(guó)區(qū)的全體員工奉獻(xiàn)愛(ài)心,捐款重建位于湘西山區(qū)的永明小學(xué)。此次捐資活動(dòng)于2006年6月10日正式啟動(dòng),不僅得到Sy
- 關(guān)鍵字: Synopsys
Synopsys DFT MAX助珠海炬力節(jié)省90%測(cè)試成本
- Synopsys宣布,珠海炬力集成電路設(shè)計(jì)有限公司(簡(jiǎn)稱珠海炬力)已采用Synopsys DFT MAX掃描壓縮自動(dòng)化解決方案實(shí)現(xiàn)其0.13微米系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì),使測(cè)試設(shè)備相關(guān)成本降低了90%。DFT MAX通過(guò)片上掃描數(shù)據(jù)壓縮,可顯著減少高質(zhì)量制造測(cè)試所需的測(cè)試時(shí)間和測(cè)試數(shù)據(jù)量?!?nbsp; 珠海炬力首席技術(shù)官李邵川表示:“作為便攜式多媒體播放器(PMP)SoC的領(lǐng)先供應(yīng)商,我們的產(chǎn)品設(shè)計(jì)廣泛應(yīng)用于遍布世界各地的便攜式消費(fèi)電子產(chǎn)品中。因此,我們的設(shè)計(jì)團(tuán)隊(duì)需要易于使用而成熟的壓縮解決方案,
- 關(guān)鍵字: DFT Synopsys 測(cè)量 測(cè)試 珠海炬力 測(cè)試測(cè)量
Synopsys擴(kuò)展VMM方法以實(shí)現(xiàn)更高功能性驗(yàn)證的生產(chǎn)效率
- Synopsys宣布應(yīng)用其擴(kuò)展的業(yè)界領(lǐng)先的VMM方法,幫助產(chǎn)品開(kāi)發(fā)團(tuán)隊(duì)更有效地定義、測(cè)量并實(shí)現(xiàn)他們的驗(yàn)證目標(biāo)。新一代VMM解決方案可通過(guò)三個(gè)新的部分實(shí)現(xiàn)更高的驗(yàn)證生產(chǎn)效率,即VMM Planner、VMM Applications和VMM Automation。VMM Planner有助于經(jīng)理們系統(tǒng)地計(jì)劃和跟蹤驗(yàn)證進(jìn)展,提高驗(yàn)證的可視性和可預(yù)測(cè)性;VMM Applications有助于架構(gòu)師迅速構(gòu)建有效的驗(yàn)證環(huán)境,縮短測(cè)試工作臺(tái)的創(chuàng)建時(shí)間;VMM&nbs
- 關(guān)鍵字: Synopsys VMM方法 單片機(jī) 嵌入式系統(tǒng) 生產(chǎn)效率
Synopsys公司Design Compiler拓樸繪圖技術(shù)助ST加速ASIC設(shè)計(jì)
- Synopsys宣布意法半導(dǎo)體在其90nm和65nm 的ASIC設(shè)計(jì)流程中,應(yīng)用Design Compiler拓樸繪圖技術(shù),縮短了整個(gè)設(shè)計(jì)時(shí)間。意法半導(dǎo)體在其ASIC方法集中應(yīng)用Design Compiler拓樸繪圖技術(shù),從而消除了設(shè)計(jì)的反復(fù)(Iteration),實(shí)現(xiàn)了內(nèi)部設(shè)計(jì)團(tuán)隊(duì)和外部客戶整個(gè)設(shè)計(jì)環(huán)節(jié)工作的順暢。 在ASIC模式下,設(shè)計(jì)能否按計(jì)劃完成,在很多程度上取決于設(shè)計(jì)收斂完成前,網(wǎng)表在客戶與ASIC供應(yīng)商間反復(fù)時(shí)間的縮短。Design Compil
- 關(guān)鍵字: ASIC設(shè)計(jì) Compiler拓樸繪圖技術(shù) Design ST Synopsys 單片機(jī) 嵌入式系統(tǒng) EDA IC設(shè)計(jì)
瑞薩科技采用Synopsys VCS解決方案和VMM方法論
- Synopsys的SystemVerilog解決方案被用于驗(yàn)證針對(duì)網(wǎng)絡(luò)、外設(shè)和消費(fèi)應(yīng)用的下一代 片上互連架構(gòu) 全球電子設(shè)計(jì)自動(dòng)化軟件工具(EDA)領(lǐng)導(dǎo)廠商Synopsys(Nasdaq: SNPS)近日宣布,全球領(lǐng)先的移動(dòng)、汽車和PC/音頻視頻半導(dǎo)體系統(tǒng)解決方案供應(yīng)商—瑞薩科技采用其VCS®的功能驗(yàn)證解決方案,開(kāi)發(fā)復(fù)雜的芯片上系統(tǒng)(SoC),并選定了VMM方法集,即《Verification Methodology Manual (VMM) for
- 關(guān)鍵字: Synopsys VCS解決方案 VMM方法論 單片機(jī) 工業(yè)控制 嵌入式系統(tǒng) 瑞薩科技 工業(yè)控制
Synopsys公司發(fā)布DFM新系列產(chǎn)品
- 解決45納米及以下工藝相關(guān)變異問(wèn)題 創(chuàng)新的工藝識(shí)別DFM系列產(chǎn)品有助于設(shè)計(jì)者減少工藝變異的影響, 改善先進(jìn)半導(dǎo)體的制造設(shè)計(jì) 全球領(lǐng)先的電子設(shè)計(jì)自動(dòng)化(EDA)軟件工具領(lǐng)導(dǎo)廠商Synopsys推出了具備工藝識(shí)別功能的可制造性設(shè)計(jì)(DFM)新系列產(chǎn)品PA-DFM,用于分析45納米及以下工藝定制/模擬設(shè)計(jì)階段的工藝變異的影響。隨著工藝尺寸的日益減小,先進(jìn)硅技術(shù)將引起更多如應(yīng)力工程的變異問(wèn)題,這將越來(lái)越影響電路的性能。Synopsys PA-DFM系列的核心產(chǎn)品Seismos 和 P
- 關(guān)鍵字: DFM Synopsys 通訊 網(wǎng)絡(luò) 無(wú)線
(synopsys)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條(synopsys)!
歡迎您創(chuàng)建該詞條,闡述對(duì)(synopsys)的理解,并與今后在此搜索(synopsys)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)(synopsys)的理解,并與今后在此搜索(synopsys)的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
