日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 設計應用 > L波段四位數字移相器的設計與仿真

          L波段四位數字移相器的設計與仿真

          作者: 時間:2015-02-04 來源:網絡 收藏

            

          本文引用地址:http://yuyingmama.com.cn/article/269454.htm

           

            (c) 級聯

            圖4 加載線型(a)、開關線型(b)及級聯(c)電路原理圖先對每位移相器電路進行單獨優(yōu)化,再級聯起來進行整體調試。

            級聯后各個移相位的性能都有不同程度的惡化,所以之前在單獨設計每位移相器時應把設計指標合理地提高。

            

           

            (a)

            

           

            (b)

            

           

            (c)

            

           

            (d)

            圖5 仿真結果(a)所示為16個相移狀態(tài),RMS不超過3°。圖5(b)、圖5(c)、圖5(d)分別示出了仿真所得移相器16個相移狀態(tài)下的駐波比(<1.3)、插入損耗( <2.5dB )和回波損耗( <15dB)。

            3 結論

            本文所設計的基于PIN二極管的四位工作于1.5GHz±100MHz,相位誤差<3°,駐波比<1.3,插入損耗<2.5dB,各位級聯回波損耗<15dB,滿足設計要求。利用仿真所得結果即可制版加工出實物。

          混頻器相關文章:混頻器原理

          上一頁 1 2 3 下一頁

          關鍵詞: L波段 數字移相器

          評論


          技術專區(qū)

          關閉