日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > MAX121與TMS320VC5402在高速數(shù)據(jù)采集中的接口設(shè)計

          MAX121與TMS320VC5402在高速數(shù)據(jù)采集中的接口設(shè)計

          作者: 時間:2012-04-11 來源:網(wǎng)絡(luò) 收藏


          的工作原理 如圖2,當(dāng)轉(zhuǎn)換開始時,緩沖器與AIN端斷開,對輸入信號采樣。在轉(zhuǎn)換結(jié)束時,緩沖器輸入端又連接到AIN端,而且保持電容跟蹤輸入電壓。無論何時,只要轉(zhuǎn)換沒有進(jìn)行,T/H就處于跟蹤模式。在轉(zhuǎn)換開始以后,保持模式啟動時間接近10ns(窗口延遲)。從一次轉(zhuǎn)換到下一次轉(zhuǎn)換延遲變化的典型時間為30ps(窗口抖動)。

          電路時鐘頻率

          工作時需要一個與TTL、CMOS電平兼容的時鐘,時鐘頻率的范圍從0.1~5.5MHz。為滿足2個時鐘周期400ns采集時間的要求,最大時鐘頻率限制在5MHz。由于內(nèi)部T/H電壓下降速率的限制,所有模式的時鐘頻率不應(yīng)低于0.1MHz。

          輸出數(shù)據(jù)

          轉(zhuǎn)換結(jié)果以16位串行數(shù)據(jù)流輸出,前14位為數(shù)據(jù)位(首先為MSB),后2位為零。輸出數(shù)據(jù)為二進(jìn)制補(bǔ)碼形式。在CLKIN的上升沿,數(shù)據(jù)在SDATA端同步輸出。輸出數(shù)據(jù)可用FSTRT或者SFRM輸出來分幀。要求每次轉(zhuǎn)換最少為18個時鐘周期,以獲得有效輸出。

          設(shè)計及編程

          共有三種工作方式:

          1 )由/CONVST控制轉(zhuǎn)換;

          2 )/CS控制轉(zhuǎn)換;

          3 )連續(xù)模式。

          三種模式中第一種是用于和DSP以及其他微處理器連接,第二種用于多個器件組合應(yīng)用,第三種MAX121工作在連續(xù)轉(zhuǎn)換狀態(tài)下,應(yīng)用于數(shù)據(jù)的連續(xù)采樣。

          在方式1中,有兩種時鐘提供方式,其一由CLKR提供時鐘,原理框圖如圖4所示。

          但這種連接方式能提供的時鐘最大為3.2MHz,另外可由外部電路提供時鐘,最高可達(dá)系統(tǒng)的最大時鐘5.5MHz,實(shí)現(xiàn)高速連接,根據(jù)設(shè)計要求,在實(shí)際使用時選擇第二種連接方式。具體電路設(shè)計如 5所示。

          CLKIN(14)外接一有源振蕩器,提供5MHz的時鐘;

          MODE(16)接+5v電源,/CS接地:選擇工作模式;

          /CONVST(13)接的XF引腳,由DSP的通過XF控制數(shù)據(jù)轉(zhuǎn)換;

          SCLK(12),F(xiàn)STRT(10),SDATA(11)分別和DSP的BLCKR0,BFSR0,BDR0連接,傳送時鐘,幀同步信號,數(shù)據(jù)。

          CLKIN是MAX121的輸入時鐘,而SCLK使數(shù)據(jù)移位進(jìn)入處MAX121,CLKIN由外部時鐘振蕩器驅(qū)動(5MHz)。的XF引腳(通用I/O口)驅(qū)動MAX121輸入端為低,啟動一次轉(zhuǎn)換。的BCLKR0(接收時鐘)端配置為輸入,并由MAX121的SCLK輸出端驅(qū)動。MAX121的SDATA輸出端數(shù)據(jù)在時鐘的上升沿改變狀態(tài),而在時鐘下降沿,數(shù)據(jù)被鎖存到TMS320VC5402的DR輸入端。這樣可提供1/2個時鐘周期,以滿DR輸入端所需要的數(shù)據(jù)建立和保持時間。MAX121 SCLK和SDATA之間的最大時滯在+25時為65ns,所以1/2個時鐘周期足以滿足要求的建立和保持時間,工作時序如圖6所示。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉