日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > 一種輸出可調(diào)CMOS帶隙基準源

          一種輸出可調(diào)CMOS帶隙基準源

          作者: 時間:2011-04-10 來源:網(wǎng)絡 收藏
          0110410050951549.gif">

          從圖2可以看出當1.25 V輸出時,基準電壓對VDD的偏差為一個正值:20 mV/V,這個值相對于分壓型電路,偏差值幾乎完全不受電源電壓的影響,達到了設計要求。從圖3可以看出,基準電壓對溫度的偏差為負溫度系數(shù),為-1.37 mV/℃。
          同樣,當250 mV輸出時對VDD的偏差為20 mV/V,這個值和1.25 V輸出時對電源電壓偏差值匹配良好,即說明本設計不論輸出基準是多少伏,基準電壓受VDD影響是一個定值。而基準電壓在250 mV輸出時對溫度的偏差為一個負值,為-0.29 mV/℃。這個值較1.25 V輸出時降低了很多,說明此電路當輸出基準越小時,得到的溫度特性越好。
          從仿真結果可以看出輸出電壓穩(wěn)定性良好,滿足本設計要求。
          本設計是在傳統(tǒng)帶隙基準電壓源理論的基礎上,對電路進行改進而得到



          評論


          技術專區(qū)

          關閉