日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > AVR基本硬件線路設計與分析

          AVR基本硬件線路設計與分析

          作者: 時間:2013-01-14 來源:網絡 收藏

          基本的,包括以下幾部分:

          1、復位線路

          2、晶振線路

          3、AD轉換濾波線路

          4、ISP下載接口

          5、JTAG仿真接口

          6、電源

          下面以本網站推薦的入門芯片 ATmega16L-8AI 分析上述基本線路。(-8AI表示8M頻率的TQFP貼片封裝,工業(yè)級,更詳細的型號含義資料,請參考:芯片入門知識)

          復位線路的設計

          AVR基本硬件線路設計與分析

          Mega16已經內置了上電復位設計。并且在熔絲位里,可以控制復位時的額外時間,故AVR外部的復位線路在上電時,可以設計得很簡單:直接拉一只10K的電阻到VCC即可(R0)。為了可靠,再加上一只0.1uF的電容(C0)以消除干擾、雜波。

          D3(1N4148)的作用有兩個:作用一是將復位輸入的最高電壓鉗在Vcc+0.5V 左右,另一作用是系統(tǒng)斷電時,將R0(10K)電阻短路,讓C0快速放電,讓下一次來電時,能產生有效的復位。

          當AVR在工作時,按下S0開關時,復位腳變成低電平,觸發(fā)AVR芯片復位。

          重要說明:實際應用時,如果你不需要復位按鈕,復位腳可以不接任何的零件,AVR芯片也能穩(wěn)定工作。即這部分不需要任何的外圍零件。

          晶振電路的設計

          AVR基本硬件線路設計與分析

          Mega16已經內置RC振蕩線路,可以產生1M、2M、4M、8M的振蕩頻率。不過,內置的畢竟是RC振蕩,在一些要求較高的場合,比如要與RS232通信需要比較精確的波特率時,建議使用外部的晶振線路。

          早期的90S系列,晶振兩端均需要接22pF左右的電容。Mega系列實際使用時,這兩只小電容不接也能正常工作。不過為了線路的規(guī)范化,我們仍建議接上。

          重要說明:實際應用時,如果你不需要太高精度的頻率,可以使用內部RC振蕩。即這部分不需要任何的外圍零件。

          AD轉換濾波線路的設計

          AVR基本硬件線路設計與分析

          為減小AD轉換的電源干擾,Mega16芯片有獨立的AD電源供電。官方文檔推薦在VCC串上一只10uH的電感(L1),然后接一只0.1uF的電容到地(C3)。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉