日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 如何設計DSP處理器的電源?

          如何設計DSP處理器的電源?

          作者: 時間:2011-03-16 來源:網(wǎng)絡 收藏
          和帶隙比較器之外,MIC23153關閉電流環(huán)一側的所有電路,從而在關機模式節(jié)省更多的能量。一旦輸出電壓下降到低于帶隙電壓,HLL架構發(fā)出信號進而啟用高壓側晶體管。通過這種只在必要時接通輸出的方法,MICREL公司的這種專利架構使用脈沖頻率調制(PFM)在輕載時提供高效率。在重載時,MIC23153工作在固定頻率的PWM模式,從而綜合利用了PFM和PWM穩(wěn)壓器的優(yōu)點。

          MIC23153的另一個優(yōu)點是功率良好(PG)功能。當該芯片連接到輸出電壓時,如果輸出電壓高于其設定電壓的92%,PG引腳將輸出邏輯電平高。此引腳可與電壓監(jiān)視器及MIC22950聯(lián)用以協(xié)助處理DSP處理器所需的排序。

          隨著無線標準和技術的演進,電源行業(yè)也必須改變以跟上不斷改變的市場。DSP處理器不斷提高的集成度和不斷加快的處理速度使處理器電源面臨更大的壓力。通過理解相關指標的重要性和謹慎布局,設計人員可以開發(fā)出功率更高但仍魯棒的電源。


          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉