日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > ∑-△ADC的降采樣濾波器方案

          ∑-△ADC的降采樣濾波器方案

          作者: 時間:2012-11-25 來源:網(wǎng)絡(luò) 收藏
          表6所示。

            

          ∑-△ADC的降采樣濾波器方案

            4.1.4 時鐘的處理

            系統(tǒng)用到了多個分頻時鐘,為了方便后面布局布線做時鐘樹,本設(shè)計采用計數(shù)器產(chǎn)生使能信號進行分頻。

            4.1.5 Design Compiler綜合

            本設(shè)計采用SMIC 0.18μm CMOS工藝庫,將編寫的Verilog代碼用Synopsy的Design Compiler綜合,通過加上適當(dāng)?shù)募s束條件反復(fù)優(yōu)化,最終得到綜合結(jié)果。綜合結(jié)果通過Synopsys VCS仿真驗證。

            

          4.2 版圖設(shè)計

            本設(shè)計采用Cadence Encounter對綜合后的濾波器的門級網(wǎng)表進行布局布線,圖5是完成布局布線后的版圖。芯片主要參數(shù)如表7所示。

            

          ∑-△ADC的降采樣濾波器方案

            

          ∑-△ADC的降采樣濾波器方案

            5 芯片測試

            在模擬三階CRFB結(jié)構(gòu)的∑-△調(diào)制器輸入的情況下,通過邏輯分析儀采集輸入為150 kHz正弦信號的輸出數(shù)據(jù),并由計算得到的頻譜如圖6所示,信號與噪聲加失真比(SINAD)大于86 dB,滿足性能指標(biāo)要求。

            

          ∑-△ADC的降采樣濾波器方案

            6 結(jié)論

            通過Synopsy的Design Compiler進行電路綜合和Cadence Encounter進行布局布線,采用SMIC 0.18μm CMOS工藝實現(xiàn)。系統(tǒng)仿真和芯片測試結(jié)果表明,性能滿足設(shè)計指標(biāo)要求。

          電源濾波器相關(guān)文章:電源濾波器原理



          上一頁 1 2 下一頁

          關(guān)鍵詞: ∑-△ADC 采樣濾波器

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉