日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 從Flash和SRAM中觸發(fā)中斷的過程示例(二)

          從Flash和SRAM中觸發(fā)中斷的過程示例(二)

          作者: 時間:2013-09-24 來源:網(wǎng)絡 收藏
          ; TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; webkit-text-size-adjust: auto; webkit-text-stroke-width: 0px">  IMPORT start

            T1_IR EQU 0Xe0008000

            ENTRY

            ;*******************************************************************

            LDR PC,=start

            LDR PC,Undefined_Addr

            LDR PC,SWI_Addr

            LDR PC,Prefetch_Addr

            LDR PC,Abort_Addr

            DCD ;標識

            LDR PC,IRQ_Addr

            ;*******************************************************************

            FIQ ISR已經自己存放在了 0x1C,取代了放置在這里的LDR 指令

            ******************************************************************

            ;清 TIMER1 中斷

            MOV R8,#0x1

            LDR R9,=T1_IR

            STR R8,[R9]

            后面的用戶應當增加更多的代碼在這里。

            ;返回到C main

            SUBS PC,R14,#0x04

            ;*************************************************************************

            Undefined_Addr DCD Undefined_Handler



          關鍵詞: Flash SRAM 觸發(fā)中斷

          評論


          相關推薦

          技術專區(qū)

          關閉