日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于DSP的雙通道數(shù)字存儲(chǔ)示波器

          基于DSP的雙通道數(shù)字存儲(chǔ)示波器

          作者: 時(shí)間:2013-09-28 來(lái)源:網(wǎng)絡(luò) 收藏
          solid; BORDER-TOP: 0px solid; BORDER-LEFT: 0px solid; WIDTH: 450px; BORDER-BOTTOM: 0px solid; HEIGHT: 293px" alt="基于DSP的雙通道數(shù)字存儲(chǔ)示波器" src="http://www.elecfans.com/uploads/allimg/130925/10200134A-4.jpg">

            基于DSP的雙通道數(shù)字存儲(chǔ)示波器

            3.結(jié)束語(yǔ)

            本文采用與FPGA相互配合的方案,設(shè)計(jì)出了一種嵌入式。在無(wú)操作系統(tǒng)的情況下,實(shí)現(xiàn)波形處理和顯示以及鍵盤(pán)控制,提高了CPU的運(yùn)行效率。在本方案中,F(xiàn)PGA作為前端的電路邏輯控制的核心,并做前期的一些數(shù)據(jù)處理;而做作為本設(shè)計(jì)中整個(gè)系統(tǒng)的核心,的濾波、差值過(guò)程以及顯示和控制功能均在芯片上完成,的實(shí)時(shí)反映速度得到提高。通過(guò)實(shí)際的測(cè)試和使用,該示波器已基本達(dá)到了初期的設(shè)計(jì)要求,各項(xiàng)性能也達(dá)到了預(yù)定指標(biāo)。


          上一頁(yè) 1 2 3 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉