日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 使用MATLAB和Simulink算法創(chuàng)建FPGA原型(二)

          使用MATLAB和Simulink算法創(chuàng)建FPGA原型(二)

          作者: 時間:2013-10-15 來源:網(wǎng)絡(luò) 收藏
          其設(shè)計進行回歸測試。這使他們能夠識別出有待進一步分析的潛在問題區(qū)域。

            圖11對比了HDL協(xié)同仿真和FPGA在環(huán)仿真這兩種用于DDC設(shè)計的驗證方法

            盡管HDL協(xié)同仿真速度較慢,但它卻提高了HDL代碼的可見性。因此,它很適合針對FPGA在環(huán)仿真過程中發(fā)現(xiàn)的問題區(qū)域進行更詳細的分析。

            總結(jié)

            如果工程師遵循本文所述的四種最佳方法,開發(fā)將比傳統(tǒng)的手動工作流程快出許多,并能使工程師信心倍增。此外,工程師還可以在整個開發(fā)過程中繼續(xù)優(yōu)化自己的模型,并快速地重新生成有關(guān)FPGA實現(xiàn)的代碼。與依賴手工編寫HDL的傳統(tǒng)工作流程相比,這種能力可以顯著縮短設(shè)計迭代的周期。

          fpga相關(guān)文章:fpga是什么


          混頻器相關(guān)文章:混頻器原理

          上一頁 1 2 下一頁

          關(guān)鍵詞: MATLAB Simulink FPGA原型

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉