日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 導(dǎo)航計算機(jī)系統(tǒng)中CPLD配置軟件串口更新研究

          導(dǎo)航計算機(jī)系統(tǒng)中CPLD配置軟件串口更新研究

          作者: 時間:2012-03-30 來源:網(wǎng)絡(luò) 收藏

          3 的JTAG接口編程的軟件設(shè)計
          在硬件設(shè)計的基礎(chǔ)上,為實現(xiàn)通過DSP的GPIO口模擬JTAG信號時序邏輯來對進(jìn)行軟件更新,需嚴(yán)格按照J(rèn)TAG標(biāo)準(zhǔn)中的端口信號時序要求。對于本文所用的器件,其JTAG端口信號時序關(guān)系如圖4所示。

          本文引用地址:http://yuyingmama.com.cn/article/202351.htm

          c.jpg


          由圖4可見,對于JTAG口時序邏輯需考慮如下3項內(nèi)容:
          (1)JTAG接口要求一個最小時鐘周期TCKMIN。
          (2)JTAG接口在TCK的上升沿采樣TMS和TDI信號。因此在TCK上升沿之前,TMS和TDI要具有最小分別為TMSS和TDIS的建立時間,同時在TCK下降沿之后要保持最小分別為TMSH和TDIH長的時間。
          (3)在TCK的下降沿,JTAT接口輸出新的TDO值,并保持至少TDOV長的時間。
          本文所用CPLD的JTAG端口時序參數(shù)要求如表1所示。

          d.jpg


          在本文設(shè)計的中,DSP的工作主頻為200 MHz,利用TI公司提供的庫函數(shù),由該DSP的GPIO口模擬的時鐘頻率最大不超過3 MHz,可以滿足表中TCKMIN參數(shù)對應(yīng)的最大10 MHz的要求。對于建立和保持時間等參數(shù)要求,可通過軟件延時或定時器實現(xiàn)。由于在本的應(yīng)用中,DSP在上電期間專注于CPLD的軟件更新,所以本文將采用軟件延時來實現(xiàn)這些參數(shù)要求,設(shè)計的JTAG口信號電平驅(qū)動函數(shù)模塊代碼如下:
          e.jpg
          利用上述代碼,模擬實現(xiàn)的JTAG時鐘信號頻率為367.6 kHz。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉