日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 高速異步FIFO的設(shè)計與實現(xiàn)

          高速異步FIFO的設(shè)計與實現(xiàn)

          作者: 時間:2018-09-11 來源:網(wǎng)絡(luò) 收藏

          本文引用地址:http://yuyingmama.com.cn/article/201809/388913.htm

            3 仿真驗證

            基于以上的分析結(jié)合實際本文構(gòu)造了一個8192x8的,用MODELSIM進行仿真。對該異步編寫測試向量進行仿真,如圖2所示。


          圖2仿真波形圖

            圖2中,WClk為寫時鐘,Writeen_in為寫使能,F(xiàn)ull_out為滿信號,Data_in為數(shù)據(jù)入,RClk為讀時鐘,ReadEn_in為讀時能,Empty_out為空信號,Data_out為數(shù)據(jù)出,Clear_in為系統(tǒng)清零信號。上面部分為寫地址產(chǎn)生模塊部分的信號波形,從圖2中可以看出.在寫時鐘的上升沿.在寫時能為高有效期間擻據(jù)開始輸入到RAM里面,而在讀時鐘的上升沿,在讀時能有效時,在本仿真時間的195ns處.開始輸出數(shù)據(jù)。將程序下載到LATTICE公司的FPGA芯片中,經(jīng)過測試驗證,系統(tǒng)的時鐘頻率可達33MHz。

            4 總結(jié)

            本文主要研究了用FPGA芯片實現(xiàn)異步的一種方法。詳細闡述了空,滿標(biāo)志信號的產(chǎn)生方法。按照以上思想所設(shè)計的異步FIFO已經(jīng)在實際電路中得到了應(yīng)用。實踐證明他可以解決大多數(shù)異步FIFO電路常見的錯誤。同時增加了系統(tǒng)的可靠性和應(yīng)用靈活性。

            本文作者創(chuàng)新點:通過對FPGA芯片內(nèi)部EBRSRAM的深入研究.提出了一種利用格雷碼對地址進行編碼的異步FIFO設(shè)計方案。實踐證明.增加了系統(tǒng)可靠性和應(yīng)用靈活性。


          上一頁 1 2 下一頁

          關(guān)鍵詞: FIFO 高速異步

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉