日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 基于CPLD的異步ASI/SDI信號電復接光傳輸設備的設計

          基于CPLD的異步ASI/SDI信號電復接光傳輸設備的設計

          作者: 時間:2010-01-08 來源:網(wǎng)絡 收藏
          時鐘恢復部分電路處理過程由圖4所示。通過圖4可以看到,正確地設置好芯片的工作模式,由本地提供一個27M的時鐘供時鐘恢復芯片使用,將均衡后的高速差分信號輸入到芯片中,通過芯片處理后恢復出串行信號之中的時鐘信號,以便下面解碼部分電路使用。同時,該芯片也可支持高清信號的時鐘恢復功能。


          圖4 時鐘恢復部分電路處理過程

          解碼部分電路處理過程由圖5所示。通過圖5可以看到,由時鐘恢復芯片恢復出來的串行時鐘和串行數(shù)據(jù)輸入到解碼芯片,通過串/并轉(zhuǎn)換后輸出10位并行數(shù)據(jù)和27M的并行時鐘,以備下面FIFO電路的時鐘調(diào)整使用。具體各個工作模式下信號的時序圖見圖6。



          圖5 解碼部分電路處理過程

          圖6 各模式信號時序圖

          FIFO部分電路處理過程如圖7所示。其中讀時鐘使用編碼電路恢復出來的27M并行時鐘,寫時鐘使用本地的27M時鐘,通過調(diào)整實現(xiàn)經(jīng)過FIFO的10位并行信號與本地時鐘同步,為接下來輸入到進行電復接做好準備。的電復接部分程序如下,其中2BP-S為復接程序,2BS-P為解復接程序。

          圖7 FIFO部分電路處理過程



          關鍵詞: CPLD ASI SDI 信號電

          評論


          相關推薦

          技術專區(qū)

          關閉