日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > LDO原理結(jié)構(gòu)及應(yīng)用

          LDO原理結(jié)構(gòu)及應(yīng)用

          作者: 時間:2010-09-03 來源:網(wǎng)絡(luò) 收藏

          本文引用地址:http://yuyingmama.com.cn/article/180523.htm

            如將此布線線路優(yōu)化,則可在由負(fù)載返回地的電流中,噪音和紋波都降至最小(圖5)。

            

            理想的PCB板布線設(shè)計是接地點(diǎn)盡可能的粗短和走捷徑,走線一定要考慮各個器件間的干擾和輻射,器件的合理排列可有利于有效地減少各個器件間的相互干擾和輻射,如圖6所示。

            

            新一代的都是用CMOS工藝生產(chǎn)的,它和使用Bipolar工藝生產(chǎn)的功能上沒有多大的區(qū)別,可是靜態(tài)電流、壓降、噪音和成本等的內(nèi)在性能有很大的提高(表1)。

            

            電路如圖7所示,可供參考。

            


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉