日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 程控任意波形功率電源的研究

          程控任意波形功率電源的研究

          作者: 時(shí)間:2011-07-18 來(lái)源:網(wǎng)絡(luò) 收藏


          5 測(cè)試結(jié)果
          5.1 輸出電壓測(cè)試結(jié)果
          經(jīng)功放輸出后,信號(hào)的電壓值如下表1所示。

          本文引用地址:http://yuyingmama.com.cn/article/178879.htm

          j.JPG


          分析:誤差存在的原因在于D/A的轉(zhuǎn)換誤差和放大電路受外界噪聲干擾,從而引起的輸出電壓幅度的波動(dòng)。
          5.2 頻率測(cè)試結(jié)果
          輸出信號(hào)的頻率測(cè)試結(jié)果如下表2所示。

          k.JPG


          分析:由于輸出信號(hào)的頻率范圍較寬,在將頻率合理分段時(shí)計(jì)算所得參數(shù)與器件選擇有不同的出入,同時(shí)考慮到所用晶振的穩(wěn)定性以及印制電路板后對(duì)系統(tǒng)電路的影響等都會(huì)引起輸出頻率的偏差。
          5.3 相位測(cè)試結(jié)果
          輸出信號(hào)的相位的測(cè)試結(jié)果如下表3所示。

          l.JPG


          分析:引起相位誤差的主要原因有二,其一在于兩路輸出信號(hào)電路的非完全對(duì)稱性造成;其二在于兩路的功放的相移不同。

          6 總結(jié)
          的所有數(shù)字電路部分采用FPGA芯片實(shí)現(xiàn),提高了集成度和電路的可性,使輸出信號(hào)具有頻率穩(wěn)定度高、相位噪聲低和信號(hào)失真度小的特點(diǎn),不但簡(jiǎn)化了系統(tǒng)電路的設(shè)計(jì)而使得硬件電路體積小、重量輕,同時(shí)使得系統(tǒng)工作的可靠性大大提高,降低了設(shè)計(jì)成本,從而獲得了很好的性價(jià)比。測(cè)試結(jié)果表明設(shè)計(jì)實(shí)現(xiàn)了既定指標(biāo),各參數(shù)的誤差均在可接受的范圍內(nèi)。
          一方面可作為參考應(yīng)用于儀表校驗(yàn),更重要的是可作為驅(qū)動(dòng)電源應(yīng)用于振動(dòng)、新型傳感器、微機(jī)電系統(tǒng)、微流體研究、納米系統(tǒng)研究等精密工程領(lǐng)域,從而提供所需的信號(hào)。


          上一頁(yè) 1 2 3 4 下一頁(yè)

          關(guān)鍵詞: 電源 研究 功率 波形 任意 程控

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉