日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 全CMOS基準電壓源的分析與仿真

          全CMOS基準電壓源的分析與仿真

          作者: 時間:2011-08-10 來源:網(wǎng)絡(luò) 收藏

          b.jpg



          2 自偏置MOS管
          電路如圖4所示。(W/L)1=(W/L)2=1.8μm/0.18μm,(W/L)3=(W/L)4=1.8μm/0.36μm。取R1=100Ω時,結(jié)果如圖5所示。輸出Vref對電源的依賴性依然很強??梢?,溫度在0~80℃變化時,輸出電壓在1.14~1.24V變化。

          c.jpg



          關(guān)鍵詞: 仿真 分析 電壓 基準 CMOS

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉